上传者: 42120541
|
上传时间: 2021-12-15 21:08:35
|
文件大小: 46KB
|
文件类型: -
#Flappy Bird FPGA
##客观的
我们的目标是重新制作 Flappy Bird 游戏,重点是复制游戏玩法的物理组件。 该设计是通过 Verilog 代码实现的,可以合成并下载到 Nexys3 Spartan 6 FPGA 板上。 游戏使用 Nexys 板的 VGA 输出显示并通过按钮输入进行控制。
##Design 我们的 Verilog 版本 Flappy Bird 由四个核心模块组成,这些模块为游戏的功能提供动力。 每个模块都接收相同的 Start、Stop 和 Ack 信号,在玩家开始、输掉和重新开始游戏时同步它们的功能。
X_RAM_NOREAD 模块包含一个小型状态机,用于管理五个管道障碍物的 x 坐标输出。 该模块包含两个数组,每个数组有五个 10 位数字; 一个数组保存管道左边缘的 10 位 x 坐标,另一个保存右边缘坐标。 当机器重置为初始状态时,数组被