从VHDL语言基础到VHDL仿真综合学习资料下载.rar

上传者: 39840387 | 上传时间: 2023-04-11 15:43:18 | 文件大小: 1.58MB | 文件类型: RAR
本文档的主要内容详细介绍的是VHDL硬件描述语言入门教程资料免费下载包括了:1.  VHDL语言基础,2. VHDL基本结构,3. VHDL语句,4. 状态机在VHDL中的实现,5. 常用电路VHDL程序,6. VHDL仿真,7. VHDL综合

 

HDL----Hardware Description Language

一种用于描述数字电路的功能或行为的语言。目的是提为电路设计效率,缩短设计周期,减小设计成本,可在芯片制造前进行有效的仿真和错误检测。

 

优点:

HDL设计的电路能获得非常抽象级的描述。如基于RTL(Register Transfer Level)描述的IC,可用于不同的工艺。

HDL设计的电路,在设计的前期,就可以完成电路的功能级的验证。

HDL设计的电路类似于计算机编程。

VHDL 概述:

VHDL VHSIC Hardwarter DescripTIon Language

VHSIC Very High speed integrated circuit

 

VHDL是美国国防部在20世纪80年代初为实现其高速集成电路硬件VHSIC计划提出的描述语言;

IEEE从1986年开始致力于VHDL标准化工作,融合了其它ASIC芯片制造商开发的硬件描述语言的优点,于93年形成了标准版本(IEEE.std_1164)。

 

1995年,我国国家技术监督局推荐VHDL做为电子设计自动化硬件描述语言的国家标准。

 

VHDL优点:

覆盖面广,系统硬件描述能力强,是一个多层次的硬件描述语言;

VHDL语言具有良好的可读性,既可以被计算机接受,也容易被人们所理解;

VHDL语言可以与工艺无关编程;

VHDL语言已做为一种IEEE的工业标准,便于使用、交流和推广。

VHDL语言的不足之处:

设计的最终实现取决于针对目标器件的编程器,工具的不同会导致综合质量不一样。

文件下载

资源详情

[{"title":"( 1 个子文件 1.58MB ) 从VHDL语言基础到VHDL仿真综合学习资料下载.rar","children":[{"title":"VHDL硬件描述语言入门教程资料免费下载.ppt <span style='color:#111;'> 2.10MB </span>","children":null,"spread":false}],"spread":true}]

评论信息

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明