FPGA控制AD5754实现模数转换 Verilog代码与测试激励

上传者: 41884208 | 上传时间: 2022-09-30 19:51:38 | 文件大小: 590KB | 文件类型: RAR
1、 AD5754是16bit数字信号转模拟信号 2、 FPGA与AD5754通过SPI接口通信,SPI时钟clk最大30MHz 3、 AD5754有四路模拟输出 4、 目前AD5754采用单极性工作方式 5、 按照目前的理解,同轴的速度和电流指令应该同时刷新,根据写时序可以用LDAC引脚控制模拟信号的刷新,需要实际验证一下。 6、 实际验证一下CLR信号的效果。 7、 FPGA往DAC写数据的时序接口

文件下载

资源详情

[{"title":"( 3 个子文件 590KB ) FPGA控制AD5754实现模数转换\nVerilog代码与测试激励\n","children":[{"title":"code","children":[{"title":"ad5754_控制指导文档.pdf <span style='color:#111;'> 753.16KB </span>","children":null,"spread":false},{"title":"tb_ad5754_ctrl.v <span style='color:#111;'> 3.23KB </span>","children":null,"spread":false},{"title":"ad5754_ctrl.v <span style='color:#111;'> 10.05KB </span>","children":null,"spread":false}],"spread":true}],"spread":true}]

评论信息

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明