SPI通信,全双工模式,SPI时钟30M

上传者: CAOXUN_FPGA | 上传时间: 2022-10-20 15:00:50 | 文件大小: 15KB | 文件类型: RAR
本工程为SPI通信接口程序,全双工模式,支持两块板卡之间的SPI写操作和读操作。 采用Verilog语言编写,适用于FPGA项目开发。 本工程已经过板级24个小时可靠性测试,SPI时钟30M,速率快且易扩展到SPI4。

文件下载

资源详情

[{"title":"( 9 个子文件 15KB ) SPI通信,全双工模式,SPI时钟30M","children":[{"title":"全双工SPI通信程序及测试","children":[{"title":"Board2","children":[{"title":"WAT_CC_FPGA1.v <span style='color:#111;'> 24.69KB </span>","children":null,"spread":false},{"title":"Master_SPI.v <span style='color:#111;'> 7.23KB </span>","children":null,"spread":false},{"title":"clock_infras.v <span style='color:#111;'> 2.66KB </span>","children":null,"spread":false},{"title":"Slave_SPI.v <span style='color:#111;'> 5.05KB </span>","children":null,"spread":false}],"spread":true},{"title":"Borad1","children":[{"title":"WAT_CC_FPGA0.v <span style='color:#111;'> 11.60KB </span>","children":null,"spread":false},{"title":"Master_SPI.v <span style='color:#111;'> 7.22KB </span>","children":null,"spread":false},{"title":"clock_infras.v <span style='color:#111;'> 2.67KB </span>","children":null,"spread":false},{"title":"Slave_SPI.v <span style='color:#111;'> 5.05KB </span>","children":null,"spread":false}],"spread":true},{"title":"说明.txt <span style='color:#111;'> 250B </span>","children":null,"spread":false}],"spread":true}],"spread":true}]

评论信息

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明