基于GD32F407库函数的ADC基本历程,完成keil4工程,适用于新手学习移至使用,里面包含单通道ADC采样和DMA&ADC使用。GD32F407不能使用stm32库函数
2021-09-19 20:05:58 1.67MB ADC DMA GD32F407 库函数
1
这是一个DSP中ADC校准程序,可以校准到3%。
2021-09-18 14:04:44 211KB DSP ADC
1
STM32F103ZET6 ADC四通道+DMA中断接收 OLED+SPI驱动 寄存器版.rar
2021-09-18 11:01:31 838KB
STM32_DAC播放WAV数据.rar
2021-09-18 11:01:31 413KB
利用DAC0800产生阶梯波的程序代码 START: MOV A, #00H ;  MOV DPTR, #7FFFH ; 0800 的地址送DPTR MOV R1, #0AH ; 台阶数为 10 LP: MOVX @DPTR, A ; 送数据至 0832 CALL DELAY ; 延时 DJN2 R1, NEXT ; 不到 10 台阶转移 SJMP STRT ; 产生下一个周期 NEXT: ADD A, #10 ; 台阶增幅 SJMP LP ; 产生下一台阶 DELAY: MOV 20H, #249 ; 延时程序 AGAIN: NOP  NOP DJNZ 20H, AGAIN 在特定的时候给出特定的电平值,就像绘制函数图形一样,按照这种方式就可以利用DAC0800输出任意的波形了,像三角波,正弦波一类信号也可以按此方法产生。以后广泛用到的DDS原理与此类似。 四、单片机开发基础
2021-09-17 19:05:03 7.17MB C8051
1
飞思卡尔Kinetis+K60+高速ADC应用,可以快速学习掌握此应用。
2021-09-17 18:27:01 2.55MB 飞思卡尔 高速ADC应用
1
形象举例说明ADC和DAC的积分非线性INL和微分非线性DNL参数。
2021-09-17 09:34:54 32KB ADC线性度 INL DNL 积分非线性
1
14.0 带斜率补偿DAC的高速模拟比较器 高速模拟比较器模块提供了一种方法来监视电源转换应 用中的电压、电流和其他关键信号,这些信号可能因为 速度太快而无法被CPU和ADC捕捉到。总共有3个比较 器模块。模拟比较器模块可用于实现峰值电流模式控 制、临界导通模式(变频)和滞后控制模式。 14.1 概述 高速模拟比较器模块包括高速比较器、脉冲密度调制 (Pulse Density Modulation,PDM)DAC和斜率补偿 单元。斜率补偿单元提供了可用于更改DAC输出的用户 自定义斜率。在峰值电流模式控制等需要通过斜率补偿 维持电源稳定性的应用中,此功能非常有用。用户仅需 指定斜率补偿的方向和变化率,并相应地修改DAC的 输出。 DAC包含一个PDM单元,PDM单元后跟一个数字控制 的多相RC滤波器。PDM单元使用相位累加器电路来生 成输出脉冲流。相对于累加器位宽所支持的 大值,脉 冲流的密度与输入数据值成比例。输出脉冲密度代表所 需的输出电压。脉冲流通过RC滤波器滤波后可产生模 拟电压。DAC的输出与比较器的反相输入连接。比较器 的同相输入可以使用多路开关(MUX)从输入引脚中选 择。比较器提供高速操作,典型延时为15 ns。 比较器的输出会通过脉冲延展器和数字滤波器模块处理, 从而防止比较器响应输入中的意外快速瞬变。图14-1给 出了高速模拟比较器模块的框图。DAC模块可在三种 模式下工作:斜率生成模式、滞后模式和三角波模式。 每种模式均可用于各种电源应用。 注 1: 本数据手册总结了dsPIC33CK256MP508 系列器件的特性。但是不应把本手册 当作无所不包的参考资料来使用。如 需了解本数据手册的补充信息,请参 见《dsPIC33/PIC24 系列参考手册》 中 的“高 速 模 拟 比 较 器 模 块” (www.microchip.com/DS70005280)。 注: 在任意给定时刻,DACOUT1 引脚只能与 单个DAC输出相关联。如果多个DACOEN 位置1,则DACOUT1引脚将是多个信号的 组合。 2019 Microchip Technology Inc. DS70005349E_CN 第323页
1
adc测试代码matlab ADC_TEST_MATLAB ADC测试处理测试数据的matlab代码
2021-09-16 16:05:36 420B 系统开源
1
本文档的主要内容详细介绍的是ADS54J40高速ADC和外围电路资料合集免费下载 ADS54J40 是一款低功耗、高带宽、14 位、1.0GSPS 双通道模数转换器 (ADC)。该器件经设计具有高 SNR,可提供 -158dBFS/Hz 噪底,从而 协助应用在宽瞬时带宽内 实现最高动态范围。该器件支持 JESD204B 串行接口,数据传输速率高达 10.0Gbps,每个 ADC 可支持双通道或四通道。经缓冲的模拟输入可在较宽频率范围内提供统一的输入阻抗,并最大限度地降低采样和保持毛刺脉冲能量。可选择将每个 ADC 通道连接至数字下变频器 (DDC) 模块。ADS54J40 以超低功耗在宽输入频率范围内提供出色的无杂散动态范围 (SFDR)。 JESD204B 接口减少了接口线路数,从而实现高系统集成度。内部锁相环 (PLL) 会将 ADC 采样时钟加倍,以获得对各通道的 14 位数据进行串行化所使用的位时钟。
2021-09-16 14:21:16 5.35MB 模拟/电源
1