华硕改版固件路由器双线路双拨策略分流方案教程1
2022-08-04 09:01:03 13.44MB 软件/插件 网络工具
1
引入双40英尺岸桥进行装卸作业,能够缩短船舶的在港时间,降低船舶的运营成本,提升港口的综合竞争力;但是,双40英尺岸桥的装卸工艺与普通岸桥不同,港口若希望充分发
2022-08-03 22:00:57 6.06MB 毕业设计 人工智能
1
1.前言从七十年代开始,由于晶闸管直流调速系统的高效、无噪音和快速响应等优点而得到广泛应用。双闭环直流调速系统就是一个典型的系统,该系统一般含晶闸管可控整流主电
2022-08-03 22:00:47 744KB matlab 毕业设计
1
微软英汉双解计算机百科辞典doc版 搜了半天找到一个WDL的很不方便,看见CSDN有个PDF的,也是不太喜欢,于是乎就弄了这么一个DOC版的出来!
2022-08-02 23:09:04 13.6MB 微软 英汉双解 计算机 百科
1
中文版本文档、 英文版本文档、 CVI3中文说明手册
2022-08-02 22:04:28 8.11MB 开放协议
1
欢迎下载研华科技主题白皮书: 【深度剖析】研华多核异构ARM核心板之机器视觉应用案例 [摘要] TI Sitara系列AM5718/5728是采用ARM+DSP多核异构架构,可以实现图像采集、算法处理、显示、控制等功能,具有实时控制、低功耗、多标准工业控制网络互联、工业人机界面的优化、2D/3D图形处理、1080 HD的高清视频应用、工业控制设备的小型化等特点。广泛应用在机器视觉、工业通讯、汽车多媒体、医疗影像、工厂自动化、工业物联网等领域。 https://www.eefocus.com/resource/advantech/index.php?act=detail&item=1500 该iCore2 双核心板基于ARM和 FPGA 强强联手。 arm采用 stm32f103vet6, fpga 采用 ep4ce10f17, 板载 1M SRAM , 16M 32位 SDRAM , 尺寸很小,仅仅 5.5 x 6.3(银**的 2/3大小),具体指标请参考手册。该iCore2 ARM FPGA 双核心板集成度高,内置资源丰富,外扩 I/O 也挺多,适合做前期验证,如果开发非标设备,用这个也能省很多事。 iCore2 ARM FPGA 双核心板资源介绍: 可能感兴趣的项目设计: 资料分享 iCore3(STM32F407 + FPGA)双核心工控板(原理图、手册、ARM 例程包、FPGA 例程包等),资料下载链接:https://www.cirmall.com/circuit/4991/ iCore2 双核心板具体资源配置如下: 附件资料截图:
2022-08-02 11:09:32 3.87MB icore2 ep4ce10f17 电路方案
1
欢迎下载研华科技主题白皮书:【深度剖析】研华多核异构ARM核心板之机器视觉应用案例 [摘要] TI Sitara系列AM5718/5728是采用ARM+DSP多核异构架构,可以实现图像采集、算法处理、显示、控制等功能,具有实时控制、低功耗、多标准工业控制网络互联、工业人机界面的优化、2D/3D图形处理、1080 HD的高清视频应用、工业控制设备的小型化等特点。广泛应用在机器视觉、工业通讯、汽车多媒体、医疗影像、工厂自动化、工业物联网等领域。 https://www.eefocus.com/resource/advantech/index.php?act=detail&item=1500 继电路城网友分享的iCore3双核新板设计资料(下载链接:https://www.cirmall.com/circuit/4991/detail?3),这份资料iCore2 ARM FPGA 双核心板设计资料可能有些老旧了。不管怎么样,还是分享给需要的人吧。 iCore2 ARM FPGA 双核心板实物购买链接:https://item.taobao.com/item.htm?id=20889895095 先来简单介绍下小身板,大智慧!iCore2 ARM FPGA 双核心板: iCore2是一款包含ARM / FPGA两大利器的双核心板。arm 和 FPGA 双核心, arm采用 stm32f103vet6, fpga 采用 ep4ce10f17, 板载 1M SRAM , 16M 32位 SDRAM , 尺寸很小,仅仅 5.5 x 6.3(银行卡的 2/3大小),具体指标请参考手册!。iCore2分别将ARM、FPGA作为主处理器和协处理器,通过并行总线将其有机结合在一起,完成并行事件处理,使其优势互补、协同工作,更能发挥嵌入式系统中两种不同核心器件的优势。 iCore2 ARM FPGA 双核心板实物截图: 配置: 附件内容包括: 原理图及手册 ARM 测试工程 虚拟U盘代码 FSMC 读写 FPGA测试工程 引脚配置TCL 文件 见截图:
2022-08-02 11:04:23 4.01MB icore2 电路方案
1
#include "ioCC2530.h" #define LED1 P1_0 #define LED2 P1_1 #define JD1 P1_7//继电器1 #define JD2 P2_0//继电器第二联 #define SW1 P1_2//按键1 unsigned char count=0; unsigned char Num=0; void delay(int time) { while(time--) { for(int i=0;i<240;i++); } } void Init_Port() { P1SEL &=~ 0x9f;//设置P1口的通用输入输出端口 P1DIR |=0x9b; P1DIR &=~0x04; P1INP &=~0x04;//设置输入模式 P2INP &=~0x40; P2SEL &=~0x01;//设置P2口的通用输入输出端口 P2DIR |=0x01; } void Timer_Init() { T1CC0L =0xD4; T1CC0H = 0x30; T1CCTL0 |=0x04; T1IE=1; EA=1; T1CTL =0x0e; } #pragma vector=T1_VECTOR __interrupt void Timer1_int() { T1STAT &=~0x20; if(SW1 !=0 && Num !=0) { count++; } } void Scan() { if(SW1==0) { delay(100); if(SW1==0) { while(SW1==0); count=0; Num++; if(Num>2) { Num=2; } } } if(count>5) { if(Num==1) { JD1 =!JD1;//继电器1 的状态改变 LED2=1; LED1=0; } else if(Num==2) { JD2=!JD2;//继电器2的状态改变 LED1=1; LED2=0; } count=0; Num=0; } } void main(void) { Init_Port(); Timer_Init(); LED1=1; LED2=1; JD1=0; JD2 =0; while(1) { Scan(); } }
2022-08-02 10:47:47 1KB CC253 单击双 双联继电 SW
1
基于ensp华为校园网双出口网络仿真设计
2022-08-01 19:04:36 1.78MB ensp 毕业设计 华为校园网组建
1
利用DSP28335的例程修改成双脉冲测试程序。双脉冲时间可以进行修改调节。
1