基于FPGA 设计数字日历可以实现以软件方式设计硬件的目的,无需购买专用数字芯片,从而克服了传统利用多片数字集成电路设计数字日历存在焊接麻烦、调试繁琐、成本较高等问题。而且,基于FPGA 的数字日历与传统系统相比,在设计灵活、开发速度、降低成本、计时精度、功能实现上都得到大幅度提升,能够更好地满足人们日常生活的需要。   本文介绍如何利用VHDL 硬件描述语言设计一个具有年、月、日、星期、时、分、秒计时显示功能,时间调整功能和整点报时功能的数字日历。在Quartus Ⅱ开发环境下,采用自顶向下的设计方法,建立各个基本模块,再构建成一个完整的基于FPGA 设计的数字日历的顶层模块,然后对其进行
2022-11-17 19:34:46 327KB 基于FPGA的数字日历设计
1
wujian100_open_top模块结构图
2022-11-17 18:23:06 123KB fpga
1
FPGA例程,很简单的,初学者的好资料,会有帮助的
2022-11-17 13:54:35 326KB FPGA
1
FPGA开发工具,代码格式检查工具nlint 和 检查端口对应关系软件debussy 如有违反相关法律法规,请提醒删除
2022-11-17 11:26:59 199.16MB fpga nlint debussy
1
基于FPGA的奎斯特升余弦数字滤波器设计、电子技术,开发板制作交流
1
该压缩包内为博主总结的xilinx FPGA JESD204B开发所需的所有文档汇总
2022-11-17 10:21:17 15.51MB JESD204B 参考文档
1
数字调制解调技术在数字通信中占有非常重要的地位,数字通信技术与FPGA的结合是现代通信系统发展的一个必然趋势。文中介绍了MFSK调制解调的原理,并基于FPGA实现了MFSK调制电路,仿真结果表明了该设计的正确性。
2022-11-16 23:45:35 44KB mfsk 调制系统 FPGA实现
1
在ISE14.6开发环境中,调用Xilinx的Cordic IP核实现arctan算法。
2022-11-16 20:45:27 2.59MB Cordic IP FPGA arctan
1
这是2020年全国大学生FPGA大赛基础能力测试题,对大家学习FPGA、Verilog和准备赛前考试都是难得的学习材料
2022-11-16 20:04:51 156KB verilog FPGA
1
实现PWM信号模块,可改变初始相位,频率,占空比,通过模块外部按下两个开关分别将占空比增减,通过在模块外部在内部比较器输入端加入正弦波形实现SPWM波形,通过模块调用法产生PWM,可设置PWM信号模块的初始相位,频率,占空比。
2022-11-16 19:07:43 27.17MB FPGA PWM verilog
1