这是关于计算机组成原理的课程设计,要求是做一个预存指令并且可以自动执行的小型CPU系统
2021-12-07 00:02:33 3.19MB 计算机组成原理 课程设计 CPU
1
自己设计的单周期CPU,可以直接运行查看结果。
2021-12-06 20:40:46 2.3MB 单周期CPU Verilog
1
微码CPU的设计步骤 建立硬件体系结构, 保证其具备执行必要基本功能步骤的功能。 将指令分割成许多微步骤,转写成微程序并写入控制存储器。 微指令Micro-instruction 微程序Micro-program(固件fireware) 指令instruction 微码控制器Microcode controller(定序器sequencer) * */86
2021-12-06 14:03:07 6.24MB 微处理器
1
本实训项目帮助学生理解定长指令周期三级时序系统的设计,能利用该时序构造硬布线控制器,支持5条典型MIPS指令在单总线CPU上运行,最终CPU能运行内存冒泡排序。 第1关MIPS指令译码器设计 第2关定长指令周期---时序发生器FSM设计 第3关定长指令周期---时序发生器输出函数设计 第4关硬布线控制器组合逻辑单元 第5关定长指令周期---硬布线控制器设计 第6关定长指令周期---单总线CPU设计
2021-12-06 13:06:49 250KB 计算机组成原理 头歌 单总线 HUST
verilog-MIPS多周期处理器CPU. 经过测试. 在Q开头的软件平台下开发. (我忘记叫啥名字了)
2021-12-06 11:03:40 149KB MIPS cpu verilog
1
北航计算机组成原理实验。Project6 VerilogHDL开发多周期处理器
1
AndroidStressTest 这是一个Android系统压力测试应用程序,可验证系统主要模块的可靠性。 它适用于Android硬件制造商,并支持以下模块的压力测试: CPU测试 记忆测试 视频测试 WIFI测试 蓝牙测试 飞行模式测试 重新开始测试 睡眠测试 恢复出厂测试 定时开机/关机测试 网络测试 相机测试 UVC相机测试 预习 编译 编译libuvccamera时,需要使用android-ndk-r14b。 如果不修改libuvccamera中的代码,则也可以使用预编译的库。 您可以这样修改它: libuvccamera / build.gradle tasks.withType(JavaCompile) { //compileTask -> compileTask.dependsOn ndkBuild } 如果要编译libuvccamera,则首先需要下载 ,然后可以
2021-12-06 10:42:37 17.34MB C
1
重点院校的计算机组成原理课程设计报告,比较详细
2021-12-06 09:13:13 3.14MB 组成原理课设 CPU
1
计算机组成原理的课程设计,基于Logisim,本来让用VHDL,我太懒懒得学,直接连接电路还真好用,注意注意位宽就好,实在没法下载我的去网上找教程,一大堆呢。。。。。。
1
包括两个部分第一部分是基于verilog的多周期cpu代码,第二部分是cpu运行时的流程与各个部件均以图的形式表示出来,也就是是我实验报告中的截图,清晰形象。
2021-12-03 20:57:16 743KB verilog 多周期cpu 设计图 流程图
1