基于FPGA的胎儿心电实时提取,何伟,陆尧胜,在胎儿心电信号的采集过程中,会受到各种干扰,如何准确提取胎儿心电具有重要意义。本文在比较和仿真了自适应滤波中最小均方算法
2021-10-31 09:23:08 584KB 信号与信息处理
1
介绍了一种基于FPGA的误码测试仪的设计原理、实现过程及调试经验。该误码测试系统使用RS485接口,具有原理简单、接口独特、功能丰富等特点,系统具有较好的可扩展性。
2021-10-30 16:45:46 247KB FPGA
1
基于FPGA的RS255,223编解码器的高速并行实现,本论文设计了C++仿真平台,并与HDL代码结果进行了对比验证。Verilog HDL 代码经过modelsim仿真验证。
2021-10-29 22:02:04 6.62MB RS编解码器
1
基于FPGA的SPI控制器
2021-10-29 20:53:10 658KB LabVIEW
1
基于FPGA的PPM可见光通信系统的仿真与实现
2021-10-29 19:33:19 241KB 研究论文
1
基于FPGA实现Costas环的集成开发环境、Verilog HDL开发语言,,科斯塔斯环,载波同步,FPGA,数字通信,Verilog基于FPGA实现Costas环的集成开发环境、Verilog HDL开发语言,,科斯塔斯环,载波同步,FPGA,数字通信,Verilog基于FPGA实现Costas环的集成开发环境、Verilog HDL开发语言,,科斯塔斯环,载波同步,FPGA,数字通信,Verilog基于FPGA实现Costas环的集成开发环境、Verilog HDL开发语言,,科斯塔斯环,载波同步,FPGA,数字通信,Verilog
1
摘要:IEEE 1394串行总线以其高速实时性的特点和灵活可配置的拓扑结构为提高系统性能提供了一种有效的途径。文中介绍了IEEE Std 1394b总线系统的功能和特点,并以FPGA和DSP为控制设计了1394b双向数据总线传输系统,阐述了系统的硬件设计、工作流程以及总线的配置过程。   0 引言   随着时代和技术的发展,对于数据总线带宽的要求越来越高,现有的总线标准越来越难以满足实际应用中对高总线速率的要求。先进的总线技术对于解决系统的瓶颈,提高系统性能起着至关重要的作用,同时为了实现批量数据的传输,IEEE又公布了支持更高传输速率的IEEE Std 1394b-2002(简称1394
1
IEEE 1394串行总线以其高速实时性的特点和灵活可配置的拓扑结构为提高系统性能提供了一种有效的途径。文中介绍了IEEE Std 1394b总线系统的功能和特点,并以FPGA和DSP为控制核心设计了1394b双向数据总线传输系统,最后阐述了系统的硬件设计、工作流程以及总线的配置过程。
2021-10-29 17:11:55 259KB FPGA DSP 1394b 双向数据传输
1
基于FPGA的12位RSA加密,解密,实际测试没问题,成功加密和解密
2021-10-29 16:54:26 6.96MB FPGA verilogHDL RSA 加密
1
本文采用21阶的高斯低通滤波器,得到的内插波形相当理想。
1