计算机组成与嵌入式系统(高清晰版) ,学习计算机基础知识必备。 为了把编程学的更好,你应该下载。
2021-12-07 20:15:08 128.42MB 计算机组成 计算机原理 电脑组成 cpu详解
1
本资源包含计算机组成与结构复习提纲一张(十道大题及课本B站对应的练习)、参考例题(含参考答案)两套,仅供学习参考。复习提纲为博主自己找的例题(学习教材为唐朔飞老师编著的计算机组成原理),参考例题为学长及教师课程讲解时提供(如有侵权请联系博主删除)。仅供备份存档学习,请勿用作商业用途。
王道2019年计算机组成原理考研复习指导
2021-12-07 00:17:53 49.82MB 无水印
1
这是关于计算机组成原理的课程设计,要求是做一个预存指令并且可以自动执行的小型CPU系统
2021-12-07 00:02:33 3.19MB 计算机组成原理 课程设计 CPU
1
计算机组成Lecture03.pptx 1计算机组成原理(第一到八总章)课件PPT.pdf 2计算机组成原理(第9章)总.pdf 计算机组成原理-西电.pdf 计算机组成Lecture01.pptx 计算机组成Lecture02.pptx
2021-12-06 22:02:34 57.71MB 计算机组成原理
王党辉翻译《计算机组成与设计:硬件软件接口》(第五版)课后习题答案
2021-12-06 18:43:03 10.83MB 计算机系统
1
本实训项目帮助学生理解定长指令周期三级时序系统的设计,能利用该时序构造硬布线控制器,支持5条典型MIPS指令在单总线CPU上运行,最终CPU能运行内存冒泡排序。 第1关MIPS指令译码器设计 第2关定长指令周期---时序发生器FSM设计 第3关定长指令周期---时序发生器输出函数设计 第4关硬布线控制器组合逻辑单元 第5关定长指令周期---硬布线控制器设计 第6关定长指令周期---单总线CPU设计
2021-12-06 13:06:49 250KB 计算机组成原理 头歌 单总线 HUST
北航计算机组成原理实验。Project6 VerilogHDL开发多周期处理器
1
源代码直接复制到头歌教学实践平台即可。 第1关--汉字字库存储芯片扩展实验 第2关--MIPS寄存器文件设计 第3关--MIPS RAM设计 第4关--全相联cache设计 第5关--直接相联cache设计 第6关--4路组相连cache设计 第7关--2路组相联cache设计
1. 试从速度、容量、价格三个角度比较cache、主存、硬盘。 2. 说明cache、主存、辅存三者的作用(即其中存放什么信息)。 3. 简述随机存取的两点含义。 4. 简述存取时间和存取周期的定义。 5. 磁带、主存、硬盘、光盘四种存储器分属于随机存取存储器、顺序存取存储器、直接存取存储器中的哪一类? 6. 引入cache的目的是什么?引入虚拟存储器的目的是什么? 7.已知CPU地址总线A15~A0(低)。用ROM芯片(4K×4位/片)和RAM芯片(2K×8位/片)组成一个半导体存储器,按字节编址。其中ROM区地址从3000H~3FFFH,RAM区地址从6000H~73FFH。请回答下列问题: (1)组成该存储器需用多少块ROM芯片和多少块RAM芯片? (2)各芯片需连入哪几根地址线? (3)分别写出各片选信号的逻辑式。 8. 设计一半导体存储器,其中ROM区4KB,选用ROM芯片(4K×4位/片);RAM区3KB,选用RAM芯片(2KB/片和1K×4位/片)。地址总线A15~A0(低),双向数据总线D7~D0(低),读/写线R/W (1) 组成该存储器需用多少块ROM芯片和多少块
2021-12-04 23:37:17 73KB 计算机组成原理 第五次作业 答案
1