c6678EVM 对 8 核 DSP 的加载做研究分析和局部优化。优化后的方法解决了 TI 工具链隐藏的一些兼容 10 性问题同时使得多核启动变得更加方便快捷。
2022-04-23 23:55:59 380KB c6678
1
面向MPSoC多核AMP架构,xilinx, mpsoc
2022-04-23 14:05:32 1.54MB 架构
1
TI多核DSP C6657 原理图设计,很有参考意义!
2022-04-17 18:54:07 1.68MB TI 多核 DSP C6657
1
TMS320C6678的EMIF通信,基于KEYSTONE为基础
2022-04-07 15:56:03 273KB EMIF16
1
matlab调整代码大小写描述 这是一种算法,它通过与跨度边界交替优化来调整深层多内核网络。 这是尝试将深度学习扩展到较小的样本量。 该算法在Strobl EV(Visweswaran S.深度多核学习)中进行了详细描述。 ICMLA,2013年。 代码 首先,请安装MATLAB版本的LIBSVM()。 然后,下载此处上传的整个软件包(包括实用程序功能)。 主要方法 deepMKL_train.m-训练网络。 每层都有一个RBF,poly2,poly3和线性核。 如果跨度增加,则学习率可能会太高。 默认值在许多情况下都适用,但是可能需要进行一些调整。 deepMKL_test.m-测试网络
2022-04-07 15:22:35 37KB 系统开源
1
多核和单核中多线程及单线程的特点 附关键词 参考文献 排版正规
2022-03-27 17:09:00 12KB 单线程 多线程 特点 线程同步
1
目前,嵌入式多核处理器已经在嵌入式设备领域得到广泛运用,但嵌人式系统软件开发技术还停留在传统单核模式,并没有充分发挥多核处理器的性能。程序并行化优化目前在PC平台上有一定运用,但在嵌入式平台上还很少,另外,嵌入式多核处理器与PC平台多核处理器有很大不同,因此不能直接将PC平台的并行化优化方法应用到嵌人式平台。本文分别从任务并行和缓存优化两方面进行并行化优化的研究,探索在嵌人式多核处理器上对程序进行并行化优化的方法。   1 嵌入式多核处理器结构   嵌人式多核处理器的结构包括同构(Symmetric)和异构(Asymmetric)两种。同构是指内部核的结构是相同的,这种结构目前广泛应用在P
2022-03-16 22:28:35 390KB 嵌入式ARM多核处理器并行化方法
1
随着红外成像技术的快速发展,红外告警信息处理系统中需要实时处理的数据量 及处理的复杂度急剧增大,传统的基于单核 DSP 的系统难以满足数据处理实时性的 需求,基于多核 DSP 的红外告警信息处理系统的研制成为红外成像应用领域中的一 项研究热点。本文针对红外告警信息处理系统的应用需求,对 TMS320C6678 多核 DSP 在红外告警信息处理系统中的软硬件应用设计展开了相应的研究。文章的研究工 作如下。 本文分析红外告警信息处理系统对于数据采集、处理和输出的需求,确定了多核 DSP+FPGA 的系统硬件设计结构。然后按照功能将系统硬件分为电源、时钟、存储、 通信、调试和图像输入输出子模块,根据接口形式、通信协议、输入输出(I/O)电 压、时钟频率以及总体功耗选择合适的器件,参考器件手册完成了基于多核 DSP 的 红外告警信息处理系统的硬件设计。 基于嵌入式实时操作系统 SYS/BIOS 和核间通信(IPC)软件组件,本文在多核 DSP 上并行实现了一种红外弱小目标检测算法,文章先对算法的数据处理任务进行分 割,并将分割后的任务模块分配到不同的 DSP 核上,然后为不同 DSP 核设计程序, 以处理分配到的任务并实现核间通信和同步,同时解决了缓存一致性的问题。文章也 将相同的算法移植到了单个 DSP 核上,对比分析多核并行和单核串行执行相同任务 的时间特性,提出了多核并行程序的设计原则。 为了使系统硬件在上电之后即可自动加载并执行应用程序,本文将 CCS 输出的 多个 DSP 核的可执行文件制作成可以被 ROM 引导加载器(RBL)识别的一个引导镜 像,并烧写到非易失性存储器中,实现了多核 DSP 通过 SPI 接口引导的方案。 本文研究设计了基于多核 DSP 的红外告警信息处理系统硬件电路,实现了系统 中多核 DSP 的引导并改进了引导镜像的制作流程,同时基于 SYS/BIOS 和 IPC 软件 组件在多核 DSP 上并行实现了一种红外弱小目标检测算法,通过多核并行加快了算 法的执行速度,提升了红外告警信息处理系统的数据处理实时性。
2022-03-16 00:05:22 2.53MB 多核DSP 红外告警 信息处理
1
针对多核DSP系统程序加载复杂的问题,基于TMS320C6678对多核程序加载进行了研究与设计。从一级引导程序出发,设计并优化了多核程序内容存储格式。设计了简洁的二级引导程序,以修正一级引导程序只识别主核程序入口地址,而从核入口地址缺失的现象。为了快速生成特定格式的多核程序内容,设计了多个工具用于添加SPI启动参数表、DDR3启动表、从核程序入口地址以及完成程序内容格式的转换。实现了SPI Flash多核程序加载以及基于I2C主模式的Nand Flash多核程序加载。
2022-03-15 23:30:46 556KB 多核程序加载
1