基于RSA的数字签名算法的实现,能够用在VC6.0 平台运行。RSA加密算法中,消息发送方是用公钥对数据进行加密,消息接收方用私钥对密文进行解密获得消息;在RSA签名算法中,消息发布者用私钥对消息进行签名,消息接收者用签名者的公钥进行验证。
2021-10-26 16:00:10 1KB 密码学算法
RC4算法的实现,能够完整的在VC6.0运行,可以看到加密后的密文和解密后的明文。
2021-10-26 16:00:09 1KB 密码学算法
DSP技术及应用实习-自适应滤波算法的实现
2021-10-26 10:31:37 607KB DSP 自适应滤波器
1
使用numpy+pandas+PCA+PyQt 自实现KMeans++聚类算法并可视化的写法
2021-10-25 18:12:19 1.03MB 数据挖掘 聚类 KMeans++ Python
cordic算法的verilog语言实现,包含简单版和复杂版两个doc文档,简单版亲测EP2C8Q208芯片成功
2021-10-25 14:17:28 11KB cordic verilog fpga
1
mistyc++实现,使用mfc画了一个简单界面,带源码,使用release版编译无错,如果用debug可能报错忽略即可。望多指教
2021-10-25 09:50:13 141KB misty c++
1
图像融合算法的matlab实现,包括灰度极大值融合,加权融合,相关系数融合,TOE融合,HIS融合,PCA融合等等
2021-10-24 17:23:57 818KB matlab 图像融合算法 TOE融合 HIS融合
1
matlab fft 代码 4-IFFT-FFT-Matlab 代码实现的是基于4的FFT和IFFT算法的实现,其实现方式是使用Matlab来实现的
2021-10-23 22:07:04 188KB 系统开源
1
维特比解码matlab代码Materl Viterbi解码器算法的实现 维特比算法作为卷积码的最大似然(ML)解码技术而闻名。 (n,k,m)维特比解码器中的路径存储单元负责跟踪与由路径度量单元指定的尚存路径相关联的信息位。 二进制卷积码由三元组(n,k,m)表示,其中: 每当接收到k个输入位时,就会生成n个输出位。 k是输入序列的数量(因此,编码器由k个移位寄存器组成)。 m表示必须存储在编码器中的先前k位输入块的数量。 维特比解码器通常基于ASIC,因此在路径存储器的大小上具有上限。 在维特比解码器中提出了一种节省路径存储器的新颖方法。 成功开发了许多使用该路径存储器的回溯式维特比解码器。这表明,使用这种高效存储路径存储器的维特比解码器需要较小的芯片面积,并且在不损失解码性能的情况下实现了更快的解码时间。 利用这种新颖的路径存储器的维特比解码器可以节省20%的(n,1,m)码存储,节省== 20%的普通(n,k,m)码,而不会降低解码性能。 新型路径存储器还具有类似的提高的解码性能。
2021-10-23 18:57:41 58KB 系统开源
1
采用python3语言,实现商密SM2算法,可以实现加解密、签名验签功能,经过开源数据验证正常可用。另,其他商密算法标准和python实现,也可以在本人主页找。
1