Ultra_net:针对DAC-SDC 2020的基于FPGA的对象检测 这是基于FPGA的神经网络推理的存储库。 该设计在获得了第一名。 BJUT_北京工业大学跑步者集团 詹康,郭俊南,宋冰岩,张文波*,包振山* 最终排名发布在 储存库组织 培训:包含培训脚本。 模型:包含预训练的权重,模型脚本和测试脚本。 量化:包含python脚本,该脚本处理要在Vivado HLS中使用的模型生成头文件。 hls:包含Ultra_net的Vivado HLS实现。 vivado:包含Vivado块设计文件。 部署:一个Jupyter笔记本,展示了如何使用基于FPGA的神经网络在ultra96-PYNQ上执行对象检测。 火车 cd火车/ yolov3 / python3 train.py-多尺度--img大小320-多尺度-批处理大小32 量化 cd量化/ python3 torch
2022-12-13 20:48:51 6.01MB C
1
大三信号处理项目设计
2022-12-13 17:28:10 1.79MB fpga开发 fpga 课程设计
1
摘要:在数字通信的数据传输过程中,需要保持数据在传输过程中的同步,因此要在数据传输过程中插入帧同步字进行检测,从而有效避免发送数据和接收数据在传输过程中出现的异步问题。文中提出了一种采用流水线技术、基于 FPGA设计高速数字相关器的方法。仿真结果表明设计方案是可行的。   在数字通信系统中,常用一个特定的序列作为数据开始的标志,称为帧同步字。在数字传输的过程中,发送端要在发送数据之前插入帧同步字。接收机需要在已解调的数据流中搜寻帧同步字,以确定帧的位置和帧定时信息。帧同步字一般为一系列连续的码元,在接收端需要对这一系列连续的码元进行检测,如果与预先确定的帧同步字吻合,则说明接收端与发送端的数
2022-12-13 17:25:26 253KB 基于FPGA的高速数字相关器设计
1
目录1.mif文件的制作2.调用ip核生成rom以及在questasim仿真注意问题3.灰度处理4.均值滤波:重点是3*3像素阵列的生成5.sobel边缘检测6.图片的显示7.结果展示受资源限制,将图片像素定为160*120,将图片数据制成mif文件,对romip核进行初始化。mif文件的制作方法网上有好多办法,因此就不再叙述了,重点说mif文件的格式。调用ip核生成rom以及在questasim仿真注意问题这部分内容已经在上篇博文中详细描述过,详情请见http://www.cnblogs.com/aslmer/p/5780107.html任何颜色都由红、绿、蓝三原色组成,假如原来某点的颜色为
2022-12-13 10:33:56 346KB 基于FPGA的图像边缘检测
1
单相逆变电源程序完整压缩包,包括Quartus的程序和Code Composer Studio的程序。
2022-12-12 19:28:51 38.3MB 单相逆变 FPGA Tiva
1
摘要:本文提出了一种基于可编程逻辑器件(FPGA)芯片EP2C20F484的任意波形发生器的设计方法。完成了在FPGA的控制下,USB接口控制模块、SRAM控制模块、DA转换模块等协同工作的硬件设计、固件设计以及软件设计,并给出了实验结果。实验结果表明,此任意波形发生器能够按照要求输出相应波形,达到了设计要求。   0 引言   在腐蚀领域和电镀行业,常常需要使用任意波形的电流电压信号进行生产和测试。任意波形是指频率可变、幅值可变、相位可变的正弦波形和其他波形,如三角波形、锯齿波、特殊波形等。目前任意波形发生器大多采用直接数字频率合成(DDS)技术,即将波形的数字量信号存储于存储器中,嵌入
1
NAND FLASH 控制器的FPGA实现,桑坚,刘洪瑞,NAND FALSH 结构特点,提高了存储密度,降低了每比特的成本,与NOR FLASH相比写入速度大大提高。但是NAND FLASH采用复用的数据线和地址线,
2022-12-12 10:59:15 268KB FPGA
1
解决多版本quartusII创建多版本的工程文件后,可能不能被正确版本打开的问题。目前测试版本位14.1,18.1pro和18.1standard,其他版本没有测试过,如需测试,请提供qpf和qsf文件,需要结合项目中的qpf和qsf文件进行测试。
2022-12-11 23:44:49 6.38MB quartus FPGA altera
1
这是一款在VGA上显示图像的程序,是基于FPGA的芯片,用VHDL语言编写,非常实用。
2022-12-11 11:30:22 75KB FPGA VGA 图像显示
1
FPGA设计范例之VGA设计 什么是VGA? Video Graphics Array: 视频图形阵列 IBM在1987年推出的使用模拟信号的一种 视频传输标准. VGA可分为VGA硬件接口和VGA协议; VGA硬件为15针公头母头接头,如下图所示; 本设计---FPGA对VGA接口的驱动,重点在于 理解VGA协议中的VGA时序。
2022-12-11 09:41:23 2.55MB vga
1