充分利用有限冲击响应数字滤波器(Finite Impulse Response digital filter ,FIR)系数的对称特性,借助于MATLAB语言和现场可编程门阵列(FPGA)实现了一种高效的低通滤波器。设计过程中通过简化的VHDL语言编写程序,实现了加减乘法运算,使用优化的CSD编码技术缩短了乘法器的运算时间,采用FPGA滤波器芯片和QuartusⅡ软件搭建仿真电路、用Matlab软件进行理论验证。实验结果基本符合理论值,验证了此种滤波器的实现方法简单,计算速度快,节省硬件资源,抗干扰能力强,灵活,性能优于传统的FIR滤波器。
1
为了进一步加强保密通信的安全性,提出了一种基于FPGA硬件平台的多涡卷超混沌系统。这使得加密之后的图像更具有复杂性和不确定性。而且在加密处理之前对原始图像进行了小波变换处理,它能够去噪和对图像一定程度的压缩处理。实验结果表明该方案加密效果明显,图像还原程度高,达到了设计要求。
2022-12-07 19:25:33 1.11MB 超混沌 小波变换 图像加密 FPGA
1
FPGA技术教程 ,快速上手,简单易懂 第一章 可编程逻辑器件发展历程 第二章 CPLD/FPGA概述 第三章 硬件描述语言VHDL/Verilog HDL简介 第四章 Quartus II的Verilog HDL建模与仿真
2022-12-07 14:31:51 5.71MB FPGA 
1
最小开发板中,除包含必要的JTAG模块、配置芯片模块和外部时钟模块(晶体振荡器)之外,仅包含一组ADC和DAC以及外部存贮器模块fDRAM.
2022-12-07 11:02:42 295KB Xilinx XC3S500E的FPGA
1
资源内容包括Kc705相关资料,原理图(kc705_Schematic_xtp132_rev1_1)(ug810_KC705_Eval_Bd)(ug883_K7_KC705_Eval_Kit)(xapp554-xadc-layout-guidelines)
2022-12-07 10:34:19 15.68MB FPGA KC705 Xilinx
1
Xilinx Genesys FPGA 官方lab和ppt 包括6个lab 和 ppt文档
2022-12-06 23:41:30 14.98MB Xilinx Genesys FPGA
1
:数字上变频器是软件无线电的核心器件之一,其功能是增加基带信号采样率并把其搬移到载 波频率上。设计实现了一种采用以多相数控振荡器(NCO)作为数字本振的正交混频技术,及可变整数 倍内插技术的数字上变频器。该构架提高了输出信号采样率。相比传统上变频内插结构,降低了滤波器 工作频率,提高了数据吞吐率,具有实时性强、易实现等优点,更具有通用性。
2022-12-06 20:34:46 3.87MB FPGA 上变频
1
基于FPGA的VGA图象信号发生器设计
2022-12-06 16:04:36 371KB 图象信号 发生器设计
1
这份资料是我在今年秋招找FPGA工作的时候精心整理出来的笔面试题,超级实用,把所有最常问到的有关FPGA和数字IC设计的知识点都整理到了,在后面还整理出了所有的基本的题目和代码,正常来说,应对笔试面试应该没有问题了,我自己就是用的这个。
2022-12-06 16:03:45 424KB FPGA 数字IC设计 笔试面试题 秋招
1
基于FPGA与88E1111的千兆以太网设计.pdf
2022-12-06 14:03:02 339KB pci-e
1