本程序是用verilog VHDL语言写的用并行的方法实现CRC码的生成,并且已经在modelsim10.1上仿真验证,在BASYS3上实现!
2021-12-02 14:24:06 955KB FPGA CRC verilog
1
主要针对目前视频图像处理发展的现状,结合FPGA技术,设计了一个基于FPGA的实时视频图像采集与显示系统。系统采用FPGA作为主控芯片,搭栽专用的编码解码芯片进行图像的采集与显示,主要包括解码芯片的初始化、编码芯片的初始化、FPGA图像采集、PLL设置等几个功能模块。采用FPGA的标准设计流程及一些常用技巧来对整个系统进行编程。
2021-12-02 11:53:14 234KB FPGA 视频图像采集 编码芯片 解码芯片
1
介绍了一款以Altera公司FPGA芯片为控制核心,附加少量外围电路组成的乒乓球比赛游戏机。整个系统设计模块划分清晰:包括裁判端、选手端、控制端、显示端及模拟乒乓球台;功能齐全:包括发球权控制、犯规提示、局数比分显示等,模拟实际乒乓球比赛相似程度高。采用了VHDL语言编程实现,在QuartusⅡ8.1集成环境下进行了模拟仿真,结果表明在设定的比赛规则下,游戏机运行正常,通过进一步优化可将其商品化,推入市场。
2021-12-01 21:58:07 549KB FPGA
1
本文从基于FPGA平台的专用芯片设计技术入手,分析和设计了一种摩尔斯电码的无线通信发射模块设计方案,并对设计进行了仿真验证。
2021-12-01 21:52:17 133KB FPGA 无线通信收发 摩尔斯电码 文章
1
摘 要: 介绍一种使用PCI宏核逻辑进行的更加简单高效的PCI口设计方法。该方法将PCI接口和PCI用户逻辑集成在一片FPGA里,可以对整个逻辑进行仿真调试,大大缩短了开发周期、提高了系统集成度和性能。重点叙述了ALTERA公司提供的32位TAGET接口宏核pci_t32的原理和结构,分析了时序设计要点,给出了典型应用的逻辑设计框图和注意事项。关键词:PCI总线 接口 现场可编程逻辑阵列 仿真   1 PCI总线及其接口概述PCI总线是高速同步总线,具有32bit总线宽度,工作频率是33MHz,最大传输率为132Mbyte/s,远远大于ISA总线5Mbyte/s的速率。PICMG(
2021-12-01 17:27:48 213KB 基于FPGA的PCI接口设计 其它
1
基于 FPGA 的数字 PID 控制器设计基于 FPGA 的数字 PID 控制器设计
2021-12-01 16:42:17 645KB FPGA PID
1
基于FPGA的PID控制器研究与实现总结
2021-12-01 16:36:26 12.33MB 基于 fpga pid 控制器
1
本代码以开发软件QuartusⅡ为工具。采用EDA设计中的自顶向下与层次式设计方法,使用精简的DDS算法完成了输入为14MHz,输出四路频率为70MHz的四相序正弦载波(相位分别为0°、90°、180°、270°)的设计。利用Verilog HDL语言进行了程序设计并用QuartusⅡ对设计进行了仿真,验证了其正确性。
2021-12-01 09:51:44 5KB FPGA verilog DDS
1
很好的参考很好的参考很好的参考很好的参考很好的参考很好的参考很好的参考很好的参考很好的参考很好的参考很好的参考很好的参考很好的参考很好的参考很好的参考很好的参考
2021-11-30 22:05:08 43KB FPGA
1
ad9854工作原理  AD9854采用80脚LQFP封装,其内部共有40个8位的控制寄存器,分别用来控制输出信号频率、相位、幅度、步进斜率等,以及一些特殊控制位。下表给出了控制寄存器的分布情况。  AD9854能够产生多种形式的额输出信号,工作模式的选择是通过对控制寄存器IFH中的三个位(Mode2、Mode1、Mode0)的控制来实现的。见下表。  事实上,除上述工作方式外,通过不同工作方式的组合控制,还可以产生更多的输出信号形式(例如,非线性调频信号)。下面分别予以介绍。  单频模式(SingleTone)  这是AD9854复位后的缺省工作模式。输出频率由写入控制寄存器04H~09H中
2021-11-30 20:13:31 456KB 基于FPGA控制AD9854产生正弦波
1