设计指标: 主控: STM32F103ZET6 液晶屏: 4.3寸TFT480×272 65K彩色LCD显示屏 FSMC AD: 12位1MHz采样速率 最高实时取样率: 1Msps 8Bits 取样缓冲器深度: 5K 垂直灵敏度: 5V,1V,500mV,200mV,100mV,50mV,20mV,10mV; 水平时基范围:2S,1S,500mS,200mS,100mS,50mS,20mS,10mS,5mS,2mS,1mS,500uS,200uS,100uS,50uS,20uS,10uS,5uS,2uS,1uS 输入阻抗: ≥1MΩ 最高输入电压: 30Vpp 耦合方式: AC/DC 触发功能: 实现自动、常规、单次触发方式 ,上升或下降边沿触发 参数计算: 频率、周期、占空比、交流峰-峰值、平均值 触发电平: 触发电平高低位置可调,触发时基位置可调 实现RUN/STOP功能
2020-01-03 11:39:46 20.3MB STM32 示波器
1
设计内容及要求  1.可以显示时、分、秒; 2.具有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间; 3.计时过程具有报时功能,当时间到达整点前10秒进行蜂鸣报时; 4.闹钟功能:可按设定的时间报时。
1
CMOS VLSI设计原理和系统展望,CMOS VLSI设计原理和系统展望
2020-01-03 11:23:04 9.79MB CMOS VLSI 设计原理 系统展望
1
AST2500-DDR4-V1P6-HDK参考设计原理图,dsn版本。。。。。。。。。。。。 AST2500 is the 6th generation of Integrated Remote Management Processor introduced by ASPEED Technology Inc. Its a vastly integrated SOC device playing as a service processor to support various functions required for highly manageable server platforms. Instead of supporting PCI bus, AST2500 is designed to dedicatedly support PCIE Gen2 1x bus interface, which can make PCB layout simpler and
2020-01-03 11:21:43 308KB AST2500 参考设计 原理图
1
《CMOS VLSI设计原理和系统展望》 【美】Neil Weste等著 【译】毛于海等
2020-01-03 11:19:40 7.49MB 集成电路
1
操作系统精髓与设计原理(原书第6版)》PDF中文版
2020-01-03 11:18:20 67.86MB 操作系统
1
《操作系统精髓与设计原理(原书第6版)》PDF中文版
2020-01-02 10:19:02 92.63MB 操作系统
1
BMS电池管理系统原理图SCH文件 和PCB文件 下载了大家分享一下 一起研究啊--主要是给BMS参考设计的基本功能原理图-不涉及功能安全
2019-12-21 22:22:32 686KB BMS原理图 电池管理系统 BMS的pcb
1
异步fifo设计,有同步有异步,有verilog,有vhdl。
2019-12-21 22:22:22 2.64MB FIFO 异步 同步
1
基于AT89C51SND1_80核心,里面有原理图(全),pcb图,还有元件清单等等,大家可以参考一下
2019-12-21 22:20:23 369KB MP3电路设计
1