摘要: 以FPGA 芯片为载体, 通过QuartusII 的LPM_ROM 模块和VHDL 语言为核心设计一个多功能信号发生器,根据输入信号的选择可以输出递增锯齿波、递减锯齿波、三角波、阶梯波和方波等5 种信号,通过QuartusII 软件进行波形仿真、定时分析,仿真正确后,利用实验板提供的资源,下载到芯片中实现预定功能。   信号发生器又称为波形发生器, 是一种常用的信号源,广泛应用于电子电路、通信、控制和教学实验等领域。它是科研及工程实践中最重要的仪器之一, 以往多用硬件组成,系统结构比较复杂,可维护性和可操作性不佳。随着计算机技术的发展,信号发生器的设计制作越来越多的是用计算机技术,种
1
EDA是电子设计自动化(Electronic Design Automation)的缩写,在20世纪90年代初从计算机辅助设计(CAD)、计算机辅助制造(CAM)、计算机辅助测试(CAT)和计算机辅助工程(CAE)的概念发展而来。 EDA技术就是以计算机为工具,设计者在EDA软件平台上,用硬件描述语言HDL完成设计文件,然后由计算机自动地完成逻辑编译、化简、分割、综合、优化、布局、布线和仿真,直至对于特定目标芯片的适配编译、逻辑映射和编程下载等工作。
2021-06-24 11:52:41 73KB 外文翻译
1
用复杂可编程逻辑器件CPLD为核心器件设计制作一个篮球竞赛计时计分系统,具有计时和记分功能,分别用数码管显示每节的时间(倒计时方式)和双方的得分总数(累加方式)。具体设计要求如下: 1、 具有显示每节12分钟比赛时间的倒计时功能:用四个数码管分别显示分、秒,其计时间隔为1S。并用四个LED分别自动指示比赛节数。 2 、设置启动键和暂停/继续键,控制计时器的直接启动计数,暂停/继续计数功能。 3、设置复位键:按复位键可随时返回初始状态,时间显示电路显示为12.00;记分显示电路显示00.00。 4、计时器递减计数到‘00.00’时,计时器停止工作,并给出声音提示,即扬声器输出2~3s的双音频提示音。 5、具有记分功能,要求设置1分、2分、3分三个按键,用以分别对1分、2分、3分进行记分,每按一次,记分牌累加相应的分数(即分别完成加1、加2、加3计数),记分牌用四个数码管分别显示甲乙双方的得分数(每方两位)。 6、要求记分电路具有修改功能,设置减1键,当记分错误时可按键实现减1计数。
2021-06-24 11:39:16 537KB CPLD FPGA EDA
1
数字钟设计 源代码 以及Word报告均有
2021-06-24 11:37:33 1.88MB 数字钟
1
EDA 方式设计的时钟 精确到毫秒 可以显示 小时 分钟 秒 毫秒 quartus 9.0通过 DE_two开发板 可进行时钟的校对
2021-06-24 08:45:25 719KB VHDL ;EDA;电子时钟
1
EDA课程设计用VHDL实现 多功能信号发生器 对你们有用哦
2021-06-24 08:16:02 360KB eda课程设计
1
1、设计一个有限状态机,用以检测输入序列“1110101101”由左开始。画出状态转换图、使用VHDL语言编程、使用EPM7128SLC84-15芯片。
2021-06-23 21:54:49 390KB 序列信号检测器
1
通信工程,信息工程等相关专业;大二上模拟电子技术实习——温度指示报警电路设计;质量较高,数据精准,用心制作,耗时较久。
1
CAN总线是现场总线的一种,因为其成本低、容错能力强、支持分布式控制、通信速率高等优点在汽车、工业控制、航天等领域得到广泛应用。但是计算机没有CAN总线接口,为了进行CAN总线的调试,必须具有专用的适配卡才能实现与计算机的通信。目前常用的CAN转换器是基于单片机设计的,一般只适用于单路CAN总线的数据转换,可扩展性差。
2021-06-23 13:18:46 85KB CAN总线 FPGA EDA 总线通信接口
1
数字系统
2021-06-23 12:03:54 529KB EDA 数字系统
1