m序列是最长线性反馈移位寄存器序列的简称,它是由带线性反馈的移位寄存器产生的周期最长的一种伪随机序列。是由移位寄存器、反馈抽头及模2加法器组成。m序列一旦反馈多项式及移位寄存器初值给定,则就是可以预先确定并且可以重复实现的序列,该特点使得m序列在数据白噪化、去白噪化、数据传输加密、解密等通信、控制领域使用广泛。因此,深入学习研究m序列具有重要的实际意义。
2022-06-11 23:41:30 56KB M序列 信号发生器 FPGA verilog
1
移位相加法乘法器设计原理是从被乘数的最低位开始判断,若为1,则乘数左移i(i=0,1...(WIDTH-1))位后,与上一次和相加;若为0,则乘数左移i位后,以0相加,直至被乘数的最高位。
2022-06-11 10:43:47 2KB 串行乘法器
1
利用FPGA控制VGA输出在CRT显示器上实现乒乓球游戏,工程在\project文件夹里面;源文件和管脚分配在\rtl文件夹里面;下载文件在\download文件夹里面,.mcs为PROM模式下载文件,.bit为JTAG调试下载文件。在xilinx xc3s400调试通过
2022-06-11 09:40:11 998KB FPGA VGA 乒乓球 verilog
1
y86_processor 在Verilog HDL上构建并仿真的Y86处理器
2022-06-10 23:46:29 2KB Verilog
1
使用Verilog实现的VGA转HDMI,使用0V7725摄像头提供图像数据,并成功显示在HDMI接口的显示器
2022-06-10 21:00:32 7.17MB FPGA
1
fpga设计中状态机的重要性是不言而喻的,此书描述了verilog语言最优状态机的实现。
2022-06-10 17:02:46 332KB verilog如何写好状态机
1
用Verilog实现的SVPWM算法!!
2022-06-10 16:05:13 3.18MB Verilog SVPWM算法
Verilog的任务及函数 结构化设计是将任务分解为较小的,更易管理的单元,并将可重用代码进行封装。这通过将设计分成模块,或任务和函数实现。 任务(task) 通常用于调试,或对硬件进行行为描述 可以包含时序控制(#延迟,@, wait) 可以有 input,output,和inout参数 可以调用其他任务或函数 函数(function) 通常用于计算,或描述组合逻辑 不能包含任何延迟;函数仿真时间为0 只含有input参数并由函数名返回一个结果 可以调用其他函数,但不能调用任务
2022-06-09 15:01:53 660KB Verilog
1
三相电压逆变器控制算法的硬件实现,使用 Verilog 实现,使用已实施的电源电路进行测试_代码_下载
2022-06-09 09:07:18 4.37MB 文档资料
一款电子表芯片,能够能够显示年月日,星期,并且实现闰年的自动调整
2022-06-08 22:54:07 42KB calender
1