Quartus 5.0 下建立的,课程设计做的,用的原理图,只有分频用的vhdl,应该比较好理解。绝对好用,功能我觉得比较强大,有主持人,警报,倒计时,显示号码等功能。祝好运。
2019-12-21 22:17:15 733KB 抢答器 Quartus vhdl eda
1
matlab产生正弦波及.mif文件的程序 生成正弦波rom表,输出为.mif格式,quartus可直接调用,有详细注释
2019-12-21 22:16:04 953B matlab 正弦波 .mif quartus
1
详细描述了程序编制方法,流程图,还有实验过程,signaltap截图,示波器波形。
2019-12-21 22:14:33 877KB 正弦波 FPGA
1
设计的综合性环境,也是适合SOPC的最全面的设计环境。它拥有现场可编程门阵列(FPGA) 和复杂可编程逻辑器件(CPLD) 设计...本文以Quartus II 4.0 为设计平台,以FPGA 为核心,设计了一个具体数字系统即带计时器功能的秒表系统
2019-12-21 22:13:42 137KB quartus ii 秒表
1
源代码均已调试通过,并说明编程环境 用VHDL实现的三位密码锁,可实现设置、上锁、解锁、输入三次错误即报警等基本功能,内含仿真文件。
2019-12-21 22:13:26 570KB VHDL 密码锁
1
Crack Quartus II 14.0 Windows 破解文件
2019-12-21 22:13:24 105KB Quartus II 14.0 破解文件
1
西南交大计算机组成实验代码,quartus,需要的参考下,好好学习,天天向上
1
QuartusII 9.1 破解器 将其拷贝到QuartusII 9.1 安装目录:如D:\altera\91\quartus\bin 下 点击破解即可
2019-12-21 22:10:41 14KB QuartusII 9.1 破解器
1
根据官网手册,用matlab中dsp builder做的am调制器例子,仿真成功。编译后可下载到quartus2中,供学习参考。
2019-12-21 22:09:41 4.51MB dspbuilder 振幅调制器 matlab quartus
1
Quartus实现 计时器 Verilog语言 可直接在DE2上运行
1