CNN - FPGA 项目由来   毕业设计,为了蹭热点,选了几个和人工智能相关的课题,本意是希望通过毕业设计让自己了解一下机器学习,比如CNN一类的。很不幸,被体系结构实验室的老师抢走了。于是就面临了这个偏硬件的课题,用FPGA加速人工智能算法。   毕竟只是本科毕业设计,这个课题在我手里就变成了用FPGA加速CNN,本来的目的还是要完成,在大致了解了CNN之后,还是在极不情愿中做完了这个项目。   项目本质很简单,使用Verilog实现了一些CNN的模块。几乎没有多少实用价值。 另外,和大多数FPGA加速CNN的项目一样,本项目只能运行推断,不能学习,所以没有后向传播这不怪我,Xilinx自己都已经放弃治疗了。 使用   模块设计上参照了tensorflow。因为使用了全并行的设计,所以没有引入时序,也没有做流水线我不信哪块FPGA板子的部件延迟会大过总线周期,所以在资源占用上很不合理
2021-08-16 16:41:28 11KB Verilog
1
行业资料-设备研制-一种便于夜间取用且方便清洁的毛笔.zip
行业资料-设备研制-一种办公室用碎纸装置.zip
行业分类-旅游装备-一种旅游方便手杖.zip
行业分类-金融管理-一种反假货币宣传工作站的光学防伪特征图像对比装置.zip
行业分类-金融管理-一种方便装硬币的钱包.zip
行业资料-设备研制-一种安全方便的测电笔.zip
行业资料-设备研制-一种安全防伪票证纸及其制备方法.zip
非常珍贵的DEM数据下载网,希望能助国内GIS学者更好地研究DEM数据,共同学习,提高学习效率
2021-08-14 19:15:50 466B 方便 快捷 实用
1
16进制查看器,方便查看16进制文件。比较好用的资源。欢迎大家使用下载,如果有任何问题,请联系我,我会竭尽全力帮助大家。
2021-08-13 16:59:36 3.85MB 16进制
1