vhdl dds 方波 正弦波 信号发生器
2019-12-21 19:24:05 6.69MB dds 方波 正弦波 信号发生器
1
VHDL语言实现DDS的完整程序 Quartus仿真过
1
在详细阐述正弦脉宽调制算法的基础上, 结合DDS 技术, 以Actel FPGA 作为控制核心, 通过自然采样法比较1 个三角载波和3 个相位差为1 200 的正弦波, 利用Verilog HDL 语言实现死区 时间可调的SPWM 全数字算法,并在Fushion StartKit 开发板上实现SPWM 全数字算法。通过逻辑分析 仪和数字存储示波器得到了验证,为该技术进一步应用和推广提供了一个良好的开放平台。
2019-12-21 19:23:10 389KB Actel FPGA,SPWM,DDS,Verilog HDL
1
STM32F407VET.基于DDS 用内置DAC实现多种波形(正弦 方波 三角波 锯齿波)输出,支持频率可调 (范围1HZ-5MHZ 在5MHz下精度大约100khz左右) 有自定义波形功能
2019-12-21 19:21:34 16.23MB DDS STM32 MHZ 频率可调
1
dds正弦信号发生器dds正弦信号发生器基于VHDL居于VHDL
2019-12-21 18:58:48 363B 正弦信号发生器
1
程序已调通,VHDL源代码。。。。。。。。。。。。。。。
2019-12-21 18:58:40 495KB DDS
1
DDS数字频率合成器 DDS数字频率合成器 DDS数字频率合成器 DDS数字频率合成器 DDS数字频率合成器 DDS数字频率合成器 DDS数字频率合成器 DDS数字频率合成器 DDS数字频率合成器
2019-12-21 18:58:21 594KB DDS数字频率合成器
1
能够实现正弦波、方波、三角波、反三角波波形
2019-12-21 18:57:45 15KB FPGA dds Verilog
1
讲解清楚的PPT,有图有真相 由上面的推导可以看出,只要对相位的量化值进行简单的累加运算,就可以得到正弦信号的当前相位值;而用于累加的相位增量量化值决定了信号的输出频率fout,并呈现简单的线性关系。直接数字合成器DDS就是根据上述原理而设计的数字控制频率合成器
2019-12-21 18:57:18 389KB DDS
1
DDS信号发生器设计与实现,包括原理图、PCB、源程序(亲测通过)、测试结果图及相关资料文档,绝对实用
2019-12-21 18:56:33 1.44MB DDS 信号发生器 AD9854
1