eda主要为fpga方向的相关实验以及实验结果
2021-07-11 20:03:52 118.75MB eda fpga 实验报告
1
老师给总结的 vhdl课程的 重点课后题及答案 我认为资源很好 对于考试帮助很大
2021-07-11 14:28:49 101KB vhdl eda
1
一、如何走蛇形线?蛇形线是布线过程中常用的一种走线方式,其主要目的是为了调节延时满足系统时序设计要求,但是设计者应该有这样的认识:蛇形线会破坏信号质量,改变传输延时,布线时要尽量避免使用,因此一块 PCB 上的蛇形线越多并不意味着越“高级”。实际设计中,为了保证信号有足够的保持时间,或减小同组信号之间的时间偏移,往往不得不故意进行绕线,例如 DDR*(DDR1/DDR2/DDR3)中的 DQS 与 DQ 信号组要求要严格等长以降低 PCB skew,这时就要用到蛇形线。
2021-07-11 11:27:45 828KB EDA/PCB
1
EDA行业报告:从华大九天看国产EDA的“逆风而上”.pdf
2021-07-10 19:02:56 2.87MB 行业报告
课程设计要求:设计一个电磁炉控制器,电磁炉有从低温到高温有5个档,其中1表示最低温,5表示最高温,电磁炉还具有定时功能,分别定时5分钟和10分钟,定时结束时,蜂鸣3秒,用1个静态数码管显示温度档1-5,用一个动态数码管显示定时时间(只显示分钟),用2个拨码开关控制定时时间,用3个拨码开关控制高温、低温,用蜂鸣器发出蜂鸣。
2021-07-10 13:47:42 740KB EDA EDA课设 数码管
1
EDA课程设计 课题1:数字钟设计 设计要求: 1. 具有时、分、秒,计数及数码管显示功能,以 24 小时循环计时。 2. 具有清零,调节小时、分钟功能
2021-07-09 16:19:11 715KB EDA 数字时钟 数字频率计
1
电子行业周报:上海交大射频EDA软件亮相工博会.pdf
2021-07-08 21:04:50 1.26MB 电子元件 电子行业 数据分析 行业报告
基于Quartus II 6.1 (32-Bit)设计VHDL语言数字频率计综合设计(结合数码管显示)
2021-07-08 18:13:16 16KB 数字频率计 EDA
1
整套的EDA课程设计数字频率计设计,物有所值
2021-07-08 18:05:35 254KB 数字频率计
1
初学者,新手,可能有错误,欢迎指正。希望大家喜欢~~~
2021-07-08 17:44:52 11.95MB eda quartus
1