ACE/Mini-ACE Series BC/RT/MT Advanced Communication Engine Integrated 1553 Terminal User’s Guide DDC’s ACE series of terminals (See Table XX) comprise a complete integrated interface between a host processor and MIL-STD-1553 bus, providing complete multiprotocol support of MIL-STD-1553A/B/McAir and STANAG 3838.
2021-07-29 23:51:05 7.95MB 1553b
1
58所的芯片,纯国产化1553B协议芯片。 JBU61580S3-1H 是中国电科 58 所自主研制的一款高性能的 MIL-STD-1553B 总线通 讯控制器, 由一块协议处理器芯片和两块收发器芯片构成, 包括完整的主处理器与 1553B 总线的接口。JBU61580S3-1H 具有总线控制器(BC) 、远程终端(RT)和监视器(MT) 三大功能。 JBU61580S3-1H 采用多芯片组装技术(MCM) ,功能包含了完整的主机与 1553B 总 线接口逻辑、协议处理逻辑、存储器管理逻辑、中断处理逻辑、双通道收发器及 4K×16 位的 SRAM。 JBU61580S3-1H 型 1553B 总线控制器电路通过协议处理器模块控制收发器 模块实现 1553B 总线系统各节点之间的数据通信, 以命令/响应的方式实现数据的远程交 互。该器件输入信号与输出信号均为标准曼彻斯特 II 型码,传输速率为 1Mbps,传输误 码率小于 10-6。
2021-07-29 15:17:52 1.56MB 1553B gjb-289a
1
基于FPGA的1553B通信模块的设计.pdf
2021-07-13 19:04:21 529KB FPGA 硬件技术 硬件开发 参考文献
基于FPGA的1553B总线终端设计.pdf
2021-07-13 16:00:38 204KB FPGA 硬件技术 硬件开发 参考文献
1553B总线远程终端的FPGA程序设计.pdf
2021-07-13 16:00:26 215KB FPGA 硬件技术 硬件开发 参考文献
基于FPGA的1553B总线控制器设计与实践.pdf
2021-07-13 16:00:25 274KB FPGA 硬件技术 硬件开发 参考文献
基于FPGA实现的1553B编解码Verilog源代码,编解码程序通过测试文件可用。
2021-07-09 14:28:46 46KB 1553B Verilog DHL
1
GJB 1553B数字式时分制指令/响应型多路传输数据总线测试方法 第1部分~第7部分全套
2021-06-28 15:13:54 5.24MB GJB 5186 1553B 总线测试标准
1
BU-61580调试文档,总结1553b总线的配置使用及硬件设计方法。
2021-06-22 17:35:55 2.86MB BU-61580 配置 使用 1553B
1
有关1553B的中文资料,可用于设计1553终端等的 参考
2021-06-22 17:31:57 1.01MB 1553B
1