文章介绍了一种基于DDS的正弦信号发生器的设计方法,对此正弦信号发生器的硬件部分进行了详细的论述,并给出了系统的软件流程框图。仿真及硬件验证的结果表明,此正弦信号发生器精度高,抗干扰性好,可作为一般的正弦信号发生器使用。此设计方案具有一定的实用性。
2021-03-11 09:28:32 68KB STC89C52 AD9850 正弦信号发生器 DDS
1
Quartus II设计正弦信号发生器详细步骤
2020-02-23 03:07:07 899KB 信号发生器
1
(dsp芯片及应用课程设计)利用泰勒级数展开法完成正弦信号发生器,可产生正弦波
2019-12-21 22:06:45 7KB 有关dsp 正弦信号
1
很简洁易懂的正弦信号发生器verilog代码,附带有modelsim仿真测试脚本文件,已用于我自己的项目中
2019-12-21 21:10:04 25.06MB fpga 正弦信号 verilog
1
用D/A转换器输出一个正弦波,频率从20Hz~5KHz,采用矩阵式按键,由按键直接四位数指定频率,8052的定时器2定时输出。文件包含电路图和设计程序,及全部仿真文件可直接运行。
1
基于直接数字频率合成技术(DDS),采用AT89S51单片机实现对DDS集成芯片AD9852的控制,产生频率和幅度可控的正弦信号,重点介绍了硬件接口电路设计以及频率、幅度控制的关键技术。
2019-12-21 20:26:11 406KB 正弦信号发生器 DDS
1
VERILOG入门实验一 利用BLOCK_ROM IP核完成DDS正弦信号发生器,FPGA入门必学实验!
2019-12-21 20:13:03 6.36MB FPGA入门实验
1
调用PLL元件为作分频模块、定制LMP_COUNTER及LMP_ROM分别作为地址发生器和正弦数据表存储器,从而构成整个正弦信号发生器。结合UP-SOPC1000实验系统,通过QuartusII软件对其进行仿真和硬件测试
2019-12-21 20:11:40 1.15MB EDA实验
1
dds正弦信号发生器dds正弦信号发生器基于VHDL居于VHDL
2019-12-21 18:58:48 363B 正弦信号发生器
1
quartus ii verilog hdl 正弦信号发生器 附生成mif文件的cpp源码
2019-12-21 18:55:31 1.1MB verilogHDL 信号发生器 mif quartusII
1