异步fifo乒乓操作工程文件
2023-02-22 19:46:52 17.82MB fpga verilog 乒乓操作
1
摘要:激光雷达的发射波及回波信号经光电器件转换形成的电信号具有脉宽窄,幅度低,背景噪声大等特点,对其进行低速数据采集存在数据精度不高等问题。同时,A/D转换器与数字信号处理器直接连接会导致数据传输不及时,影响系统可靠性、实时性。针对激光雷达回拨信号,提出基于FPGA与DSP的高速数据采集系统,利用FPGA内部的异步FIFO和DCM实现A/D转换器与DSP的高速外部存储接口(EMIF)之间的数据传输。介绍了ADC外围电路、工作时序以及DSP的EMIF的设置参数,并对异步FIFO数据读写进行仿真,结合硬件结构详细地分析设计应注意的问题。系统采样率为30 MHz,采样精度为12位。   0 引言
1
数字调制是调制解调器最常用调制方法,它包含ASK(振幅键控)、FSK(频移键控)、PSK(相移键控)等,在这三种数字调制方法中,PSK的抗干扰噪声能力和信号频谱利用率性能最好,PSK用载波相位表示输入信号信息,它已在中、高速传输数据时获得普遍利用。为了很好地完成本次FPGA课程设计,我对2PSK的调制与解调原理进行了深入的了解和研究;利用仿真软件,2PSK进行调制与解调的设计和仿真,并对仿真结果进行了分析。
2023-02-22 15:33:01 751KB fpga
1
打包压缩的 包括: FPGA 设计的四种常用思想与技巧.pdf 一些提高fpga运行速度的方法.doc 用VERILOG HDL语言实现并串、串并接口的转换.PDF
2023-02-22 10:55:05 270KB FPGA 串并转换 设计技巧
1
是一个完整的uart模块,两者之间的联合比较好操作,易懂。并且传送和传输之间有明显的控制位和毛刺的消除
2023-02-21 22:54:44 5KB FPGA Veriloh uart
1
本文是用verilog语言来描述一个基于FPGA的多功能数字电子时钟的设计,该设计具备时间显示,准确计时,时间校准, 定时闹钟等功能。本文首先介绍了需要完成的工作,然后介绍了系统整体设计以及源代码开发过程。源代码首先在Quartus软件上进行仿真、综合,通过后下载到正点原子新启点开发板上,在FPGA器件上的试验结果表明上述功能全部正确,工作稳定良好。 1、能够用数码管或液晶屏显示时、分和秒(采用24小时进制); 2、具有按键校时功能,对小时和分单独校时,对分校时时,停止向小时进位; 3、具有闹钟功能,闹钟铃声为自主设计的用蜂鸣器发出的声音; 4、通过按键设置闹钟功能,且自动停闹和手动操作停闹; 5、其它创意设计:增加闹钟模式开启指示灯和闹铃提示灯;可以作为秒表使用。
2023-02-21 22:12:41 8.68MB fpga 课程设计 数字时钟
1
本系统通过FPGA控制USB2.O控制器CY7C68013达到高速数据传输的目的,具有硬件结构简单、软件扩展性强、传输数据准确性高等特点,目前下传和上传速度分别为42.1MB/s和38.4 MB/s,完全可以应用于高速数据采集、高速数据通信、数字摄像设备及存储设备等。
2023-02-21 20:01:34 270KB 接口IC
1
视频业务的快速发展导致网络带宽的需求急剧增长,使骨干网面临着越来越大的带宽增长压力,另外以太网的电信化应用也促使汇聚带宽
2023-02-21 16:03:06 4.3MB LabVIEW
1
本设计即是针对某些需要持续恒温的特殊环境而设计的自动温度采集控制系统。该系统采用FPGA作为硬件核心部分,有效地利用FPGA在可编程门阵列方面的优点,最大限度的使硬件电路软件化,减少了可视硬件的规模,降低了硬件加工、布线以及元器件采购方面的成本与复杂性,从而降低了故障排查方面的繁杂性。
2023-02-21 15:21:59 82KB FPGA 自动采集 控制系统 文章
1
Intel公司DE1板子使用说明,包含DE1板子的配置引脚等说明,同时还有多个单元的演示练习来帮助学习和理解DE1板子
2023-02-21 15:14:55 7.6MB FPGA DE1
1