源码在VS2010编译下生成lencod.exe和ldecod.exe,安装好环境可直接使用。
2019-12-21 21:06:43 16.88MB H.264(JM)
1
JPEG2000编解码的实现,matlab程序,包含62个M文件,可以自己修改
2019-12-21 21:05:33 9KB JPEG2000 matlab
1
JPEG 2000,包括一个DEMO程序和所有的LIB库文件,可直接使用dll文件,或者学习所有的细节
2019-12-21 21:04:45 618KB 图像编解码
1
2.4kmelp的语音编解码 程序。matlab
2019-12-21 21:04:35 804KB MELP matlab程序 语音编解码
1
非编少不了的Matrox解码器 大洋非编解码
2019-12-21 21:04:04 3.57MB 非编
1
用maxplusⅡ软件编写程序,将随机产生一串长度为50的2进制序列,按照HDB3码的编译规则进行编码和译码,并生成相应的电路图。
2019-12-21 20:58:58 2.01MB maxplusⅡ, hdb3,编码,译码
1
曼彻斯特码采用跳变沿来表示 0 或 1,与二进制码相比,具有如下优点: 1.具有 丰富的定时信息, 便于接收端提取定时信号; 2.传输时无直流分量,可降低系统的功 耗; 3.曼彻斯特码传输方式非常适合于多路数据的快速切换。 在数据通信领域, 开发 一个数据通信系统,选择一种好的数据编码方式是非常重要的,关系到整个系统的 可行性、稳定性、通信质量以及以后系统的工作效率等方面。
2019-12-21 20:55:56 1.81MB 曼彻斯特FPGA
1
本人利用MATLAB软件对卷积码进行了编码与译码的仿真,最后输出了误码率的改变结果比较。
2019-12-21 20:53:30 50KB Matlab 卷积码 212 317
1
移植好的opus音频编码,测试编解码正常。采用freertos实时系统。
2019-12-21 20:53:01 37.92MB 编解码 声码器
1
本设计是采用EDA技术设计的一种8B /10B 编解码电路,实现了在高速的串行数据传输中的直流平衡。利用verilog HDL 逻辑设计语言,经过modelsim、quartus II的仿真和下载验证,实现其编码和解码的功能。 该编解码电路设计大体上可以由五个模块构成,分别是默认编码模块、差异度计算模块、编码校正模块、并串转换模块、显示模块。 采用Verilog HDL 描述、modelsim 10.2a 进行功能仿真、Quartus II 13.1 进行FPGA逻辑综合和适配下载,最后在Alter 公司的Cyclone IV E 的芯片EP4CE6F17C8 上实现并完成测试。 资源包中附有quartusII 的项目文件和代码,直接打开即可使用。
2019-12-21 20:52:04 3.88MB FPGA Verilog HDL 8b10b
1