FPGA驱动lcd1602显示时钟并可调时,整点报时等功能。
2021-03-17 19:08:20 471KB FPGA
1
ADS1299的FPGA驱动时序代码,采用VHDL语言编写,包括底层的SPI驱动和顶层的寄存器配置与数据读出接口,已在项目中验证可用
2021-03-16 10:19:24 7KB ADS129 FPGA VHDL
1
用verilog语言驱动ATH10温湿度传感器,数码管显示湿度和温度,前四个数码管显示湿度,后四个数码管现实温度
2021-01-28 16:00:28 50KB FPGA 传感器 verilog
1
实现基于FPGA的图像采集,并实现LCD显示,像素采集为500万
2020-02-01 03:11:09 4.93MB FPGA 、LCD
1
使用Xilinx Spartan-6 XC6SLX9的FPGA驱动Wiznet5500网卡芯片的Verilog设计,可以发送和接收,已经测试,无误
2020-01-04 03:15:04 681KB Verilog W5500 FPGA
1
该程序是本人为开发伺服控制器的采集和控制系统而设计的,已经通过测试验证,完全满足设计要求,程序部分以状态机为架构设计,保证了可靠性,如果有需要设计类似系统的,可以根据自己的需求稍微修改后直接移植,非常方便;而且本设计所使用的的AD芯片是TI公司比较强大的芯片,18位采集、1M的采样速率,SPI通信,并且内含寄存器支持对其读写,实现更多的功能设置,非常强大;DA芯片则是TI公司相对成熟的DAC7731芯片,可通过硬件电路的设计实现输出不同量程的电压(0~10V或者-10~+10V等),同样是SPI通信。
2019-12-21 22:08:55 7.02MB FPGA AD DA
1
本设计是基于cyclone II驱动LCD1602的电子时钟设计,本设计经验证可用,修改初始化时间后即可正常的运行时钟。该代码是最基础的实现方式,非常适合初学FPGA的同学们学习,这也是我在学习途中自己编写的一些应用代码,如果有不懂的地方或者觉得不恰当的地方,欢迎大家联系我,互相探讨,分数稍微有点高,但是你绝对值得拥有。该显示方式为“21:19:21”的方式,在时间运行到“24:00:00”时的地方稍微有点缺陷,不能自动跳0,不过这也算是给大家修改的空间,可以自我提高。
2019-12-21 22:04:17 876KB FPGA驱动1602
1
该文件为利用FPGA驱动摄像头模块OV7670,里面有详细的代码。亲测可用
2019-12-21 21:17:58 1.31MB FPGA,ov7670
1
这是针对需要采用FPGA直接驱动以太网收发器的参考代码,本代码使用的是AR8031的PHY,针对其他的PHY也可根据本代码中的寄存器进行相应的更改直接适配到其他PHY芯片,示例代码采用的是Altera的EP3C40系列FPGA
2019-12-21 21:12:06 19.88MB FPGA 以太网 AR8031
1
此设计是蓝牙模块的FPGA驱动,包括UART通信,可实现蓝牙驱动通信。
2019-12-21 21:10:02 2.25MB FPGA
1