暑假电子竞赛时做的题目 dds正弦信号发生器,还不错 有难度啊。。
2021-06-28 20:36:16 2.02MB FPGA DDS
1
基于FPGA的信号函数发生器代码(verilog),采用DDS合成技术,并做VGA显示
2021-06-18 00:57:28 6.1MB FPGA DDS 信号发生器
1
C语言,基于51单片机的DDS信号发生器(ad9851)程序
2021-06-11 21:27:12 19KB 51单片机 AD9851
1
FPGA 实现 DDS 正弦波、方波、三角波发生器 Verilog 程序(已验证)Quartus工程文件。 鉴于上次传的只有Verilog代码,怕对于像半年前的我一样的初学者仍然会遇到很大困难,现特把本人课程设计的整个Quartus工程文件一并上传,希望有用。用时只需用Quartus打开工程文件即可编译运行,频率可达16M没问题 FPGA DDS 信号发生器 Quartus工程文件 Verilog
2021-06-09 21:08:31 15.98MB FPGA DDS 信号发生器 Quartu
1
电子设计培训时的作品。
2021-05-29 21:15:19 56KB 单片机 dds ad950
1
DDS信号发生器,用AD9833做的。希望能帮助你。
2021-05-23 18:03:41 209KB DDS
1
基于FPGA的DDS信号发生器的设计开题报告
1
双路,幅值相位频率占空比可调 -------------------------------------------
2021-05-16 21:23:57 6.8MB fpga
1
DDS信号发生器采用直接数字频率合成(Direct Digital Synthesis,简称DDS)技术,把信号发生器的频率稳定度、准确度提高到与基准频率相同的水平,并且可以在很宽的频率范围内进行精细的频率调节。通常我们在设计的时候,需要FPGA配上MCU进行工程,FPGA负责数据处理,MCU负责通信等。 本DDS信号发生器电路框图设计如下: 系统使用的芯片包含了:STM32F103、X3C250E、AD978、IS62LV128等。 DDS信号发生器电路图如下: 附件中包含了DDS信号发生器电路原理图pdf版本,stm32以及FPGA代码,上位机安装说明等。
2021-05-12 09:44:56 5.97MB dds信号发生器电路 电路方案
1
使用FPGA和VHDL语言实现DDS信号发生器,可以输出正弦波、方波、三角波和锯齿波,频率和幅度可调。
2021-05-11 16:59:01 3.26MB DDS FPGA VHDL
1