基于STM32与FPGA的DDS信号发生器电路设计资料-电路方案

上传者: 38744153 | 上传时间: 2021-05-12 09:44:56 | 文件大小: 5.97MB | 文件类型: ZIP
DDS信号发生器采用直接数字频率合成(Direct Digital Synthesis,简称DDS)技术,把信号发生器的频率稳定度、准确度提高到与基准频率相同的水平,并且可以在很宽的频率范围内进行精细的频率调节。通常我们在设计的时候,需要FPGA配上MCU进行工程,FPGA负责数据处理,MCU负责通信等。 本DDS信号发生器电路框图设计如下: 系统使用的芯片包含了:STM32F103、X3C250E、AD978、IS62LV128等。 DDS信号发生器电路图如下: 附件中包含了DDS信号发生器电路原理图pdf版本,stm32以及FPGA代码,上位机安装说明等。

文件下载

资源详情

[{"title":"( 6 个子文件 5.97MB ) 基于STM32与FPGA的DDS信号发生器电路设计资料-电路方案","children":[{"title":"原理图和PCB PDF档.pdf <span style='color:#111;'> 2.28MB </span>","children":null,"spread":false},{"title":"FjK-LdM2-uiGjNnzOjfKOLxhVg5p.png <span style='color:#111;'> 330.92KB </span>","children":null,"spread":false},{"title":"FubwoDKN9UN6lonfdf8rMbKnkpky.png <span style='color:#111;'> 269.43KB </span>","children":null,"spread":false},{"title":"说明文档.rar <span style='color:#111;'> 1.40MB </span>","children":null,"spread":false},{"title":"FPGA程序.rar <span style='color:#111;'> 838.99KB </span>","children":null,"spread":false},{"title":"stm32程序.rar <span style='color:#111;'> 2.47MB </span>","children":null,"spread":false}],"spread":true}]

评论信息

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明