deepin-elf-verify_0.0.16.10-1_arm64 UOS依赖包 ARM UOS鲲鹏依赖包
2024-07-29 11:09:26 42KB arm
1
SFDP 标准 SPI闪存接口最新版 SFDP(Serial Flash Discoverable Parameters)是一种标准化的SPI闪存接口,旨在提供一个通用的接口规范,以便在不同的闪存设备之间实现互操作性。 SFDP 标准由 JEDEC(Joint Electron Device Engineering Council)组织制定和维护。 SFDP 标准的主要目标是提供一个通用的接口规范,以便在不同的闪存设备之间实现互操作性。该标准规定了 SPI 闪存设备的参数、命令、状态机和数据传输协议等方面的规范。 SPI 闪存接口是目前最常用的闪存接口之一,广泛应用于嵌入式系统、单片机、ARM 等领域。SFDP 标准的发布将有助于推动 SPI 闪存接口的发展和应用。 在 SFDP 标准中,定义了以下几个关键概念: 1. 设备信息:SFDP 标准规定了 SPI 闪存设备的基本信息,包括设备标识符、厂商标识符、设备类型、存储容量等。 2. 命令集:SFDP 标准定义了 SPI 闪存设备的命令集,包括读取、写入、擦除、保护等命令。 3. 状态机:SFDP 标准规定了 SPI 闪存设备的状态机,包括设备的当前状态、错误状态等。 4. 数据传输协议:SFDP 标准定义了 SPI 闪存设备的数据传输协议,包括数据传输格式、数据传输速率等。 SFDP 标准的发布将有助于推动 SPI 闪存接口的发展和应用,提高闪存设备之间的互操作性和可靠性。 在实际应用中,SFDP 标准广泛应用于嵌入式系统、单片机、ARM 等领域,例如: 1. 嵌入式系统:SFDP 标准用于嵌入式系统中的闪存设备,例如 ARM Cortex-M 微控制器。 2. 单片机:SFDP 标准用于单片机中的闪存设备,例如 STM32 单片机。 3. 储存设备:SFDP 标准用于储存设备中的闪存设备,例如 SSD 固态硬盘。 SFDP 标准是 SPI 闪存接口的通用规范,旨在提供一个通用的接口规范,以便在不同的闪存设备之间实现互操作性。该标准的发布将有助于推动 SPI 闪存接口的发展和应用,提高闪存设备之间的互操作性和可靠性。
2024-07-26 17:06:33 1.66MB stm32 arm 嵌入式硬件
1
文件夹包含了: - 0 官方库文件 MD5.1.3 与 MD6.12 两个版本的官方库文件。 - 1 ESP32 IDF 平台MPU DMP驱动文件 移植好的ESP32 IDF 平台MPU DMP驱动文件。 - 2 测试工程 已经测试后的测试工程。 - 3 上位机源码与exe 及上位机的源码和打包发布了的应用程序 mpu_display.exe。
2024-07-25 14:07:30 64.9MB stm32 arm 嵌入式硬件
1
Keil MDK是一个完整的软件开发环境,适用于基于Arm Cortex-M的微控制器。它包括μVision IDE和调试器,Arm C/C++编译器以及必要的中间件组件。它可以支持多种Arm芯片,如STM32F1、LPC1788等。它与Keil C51不同,后者是针对51系列兼容单片机的C语言软件开发系统。
2024-07-16 10:37:58 838.48MB arm 开发工具 keil
1
目录 前言...................................................................................................................................................1 关于本手册...............................................................................................................................1 第1 章概述.....................................................................................................................................3 1.1 关于处理器........................................................................................................................3 1.2 处理器的组件....................................................................................................................4 1.2.1 Cortex-M3 的层次和实现的选项...........................................................................5 1.2.2 处理器内核.............................................................................................................6 1.2.3 NVIC ........................................................................................................................7 1.2.4 总线矩阵.................................................................................................................7 1.2.5 FPB...........................................................................................................................8 1.2.6 DWT.........................................................................................................................8 1.2.7 ITM...........................................................................................................................8 1.2.8 MPU .........................................................................................................................8 1.2.9 ETM .........................................................................................................................8 1.2.10 TPIU .......................................................................................................................8 1.2.11 SW/JTAG-DP.........................................................................................................9 1.3 可配置的选项....................................................................................................................9 1.3.1 中断.........................................................................................................................9 1.3.2 MPU .........................................................................................................................9 1.3.3 ETM .........................................................................................................................9 1.4 指令集汇总........................................................................................................................9 第2 章编程模型(programmer's model) ...............................................................................17 2.1 关于编程模型..................................................................................................................17 2.1.1 工作模式...............................................................................................................17 2.1.2 工作状态...............................................................................................................17 2.2 特权访问和用户访问......................................................................................................17 2.2.1 主堆栈和进程堆栈...............................................................................................18 2.3 寄存器..............................................................................................................................18 2.3.1 通用寄存器...........................................................................................................18 2.3.2 特殊用途的程序状态寄存器(xPSR) ..............................................................19 2.4 数据类型..........................................................................................................................22 2.5 存储器格式......................................................................................................................22 2.6 指令集..............................................................................................................................24 第3 章系统控制...........................................................................................................................26 3.1 处理器寄存器汇总..........................................................................................................26 3.1.1 嵌套向量中断控制器的寄存器...........................................................................26 3.1.2 内核调试寄存器...................................................................................................28 3.1.3 系统调试寄存器...................................................................................................28 3.1.4 调试接口的端口寄存器.......................................................................................31 3.1.5 存储器保护单元的寄存器...................................................................................32 3.1.6 跟踪端口接口单元的寄存器...............................................................................32 3.1.7 嵌入式跟踪宏单元的寄存器...............................................................................33 目录 第 4 章存储器映射.......................................................................................................................35 4.1 关于存储器映射..............................................................................................................35 4.2 Bit-banding........................................................................................................................37 4.2.1 直接访问别名区...................................................................................................38 4.2.2 直接访问bit-band 区............................................................................................38 4.3 ROM 存储器表.................................................................................................................39 第5 章异常...................................................................................................................................40 5.1 关于异常模型..................................................................................................................40 5.2 异常类型..........................................................................................................................41 5.3 异常优先级......................................................................................................................42 5.3.1 优先级...................................................................................................................43 5.3.2 优先级分组...........................................................................................................43 5.4 特权和堆栈......................................................................................................................44 5.4.1 堆栈.......................................................................................................................44 5.4.2 特权.......................................................................................................................44 5.5 占先..................................................................................................................................45 5.5.1 堆栈.......................................................................................................................45 5.6 末尾连锁(Tail-chaining).............................................................................................47 5.7 迟来..................................................................................................................................48 5.8 退出..................................................................................................................................49 5.8.1 异常退出...............................................................................................................49 5.8.2 处理器从ISR 中返回...........................................................................................50 5.9 复位..................................................................................................................................51 5.9.1 向量表和复位.......................................................................................................51 5.9.2 预期的启动顺序(boot up sequence) ...............................................................52 5.10 异常的控制权转移........................................................................................................54 5.11 设置多个堆栈................................................................................................................54 5.12 中止(abort)模型.............................................................................................................56 5.12.1 硬故障.................................................................................................................56 5.12.2 局部故障和升级.................................................................................................56 5.12.3 故障状态寄存器和故障地址寄存器.................................................................58 5.13 激活等级(activation level).............................................................................................59 5.14 流程图............................................................................................................................60 5.14.1 中断处理.............................................................................................................60 5.14.2 占先.....................................................................................................................61 5.14.3 返回.....................................................................................................................62 第6 章时钟和复位.......................................................................................................................64 6.1 Cortex-M3 时钟................................................................................................................64 6.2 Cortex-M3 复位................................................................................................................65 6.3 Cortex-M3 复位方式........................................................................................................65 6.3.1 上电复位...............................................................................................................65 6.3.2 系统复位...............................................................................................................66 6.3.3 JTAG-DP 复位.......................................................................................................67 6.3.4 SW-DP 复位...........................................................................................................67 目录 6.3.5 正常工作...............................................................................................................67 第7 章电源管理...........................................................................................................................68 7.1 电源管理概述..................................................................................................................68 7.2 系统电源管理..................................................................................................................68 7.2.1 SLEEPING.............................................................................................................69 7.2.2 SLEEPDEEP ..........................................................................................................69 第8 章嵌套向量中断控制器.......................................................................................................70 8.1 NVIC 概述........................................................................................................................70 8.2 NVIC 编程器模型............................................................................................................70 8.2.1 NVIC 寄存器映射.................................................................................................70 8.2.2 NVIC 寄存器描述.................................................................................................73 8.3 电平中断与脉冲中断......................................................................................................97 第9 章存储器保护单元...............................................................................................................98 9.1 MPU 概述.........................................................................................................................98 9.2 MPU 编程器模型.............................................................................................................98 9.2.1 MPU 寄存器纵览..................................................................................................98 9.2.2 描述MPU 寄存器................................................................................................99 9.2.3 使用重叠寄存器访问MPU ...............................................................................105 9.2.4 子区域.................................................................................................................105 9.3 MPU 访问权限...............................................................................................................106 9.4 MPU 异常中止...............................................................................................................107 9.5 更新MPU 区域.............................................................................................................107 9.5.1 使用CP15 等效代码更新MPU 区域................................................................107 9.5.2 使用两个或三个字来更新MPU 区域...............................................................108 9.6 中断和更新MPU ..........................................................................................................109 第10 章内核调试.......................................................................................................................110 10.1 关于内核调试..............................................................................................................110 10.1.1 停止模式调试...................................................................................................110 10.1.2 退出内核调试...................................................................................................110 10.2 内核调试寄存器.......................................................................................................... 111 10.2.1 调试停止控制和状态寄存器........................................................................... 111 10.2.2 调试内核选择寄存器.......................................................................................113 10.2.3 调试内核寄存器的数据寄存器.......................................................................114 10.2.4 调试异常和监控控制寄存器...........................................................................115 10.3 内核调试访问实例......................................................................................................117 10.4 在内核调试中使用应用寄存器..................................................................................117 第11 章系统调试.......................................................................................................................118 11.1 关于系统调试..............................................................................................................118 11.2 系统调试访问..............................................................................................................119 11.3 系统调试的编程模型..................................................................................................120 11.4 Flash 修补和断点.........................................................................................................121 11.4.1 FPB 的编程模型................................................................................................121 11.5 数据观察点和跟踪......................................................................................................125 11.5.1 DWT 寄存器总结及描述..................................................................................125 目录 11.6 仪表跟踪宏单元..........................................................................................................135 11.6.1 ITM 寄存器总结和描述....................................................................................135 11.7 AHB 访问端口..............................................................................................................141 11.7.1 AHB-AP 处理类型.............................................................................................141 11.7.2 AHB-AP 寄存器总结和描述.............................................................................141 第12 章调试端口.......................................................................................................................145 12.1 关于调试端口..............................................................................................................145 12.2 JTAG-DP.......................................................................................................................146 12.2.1 扫描链接口.......................................................................................................146 12.2.2 IR 扫描链和IR 指令.........................................................................................148 12.2.3 DR 扫描链和DR 寄存器..................................................................................151 12.3 SW-DP...........................................................................................................................157 12.3.1 时钟...................................................................................................................157 12.3.2 调试接口概述...................................................................................................158 12.3.3 协议操作概述...................................................................................................159 12.3.4 协议描述...........................................................................................................162 12.3.5 传输时序...........................................................................................................169 12.4 调试端口(DP)的通用特性.....................................................................................170 12.4.1 Sticky 标志和DP 错误响应..............................................................................170 12.4.2 读和写错误.......................................................................................................171 12.4.3 溢出检测...........................................................................................................171 12.4.4 协议错误,只用于SW-DP..............................................................................172 12.4.5 推动比较和推动验证操作...............................................................................172 12.5 调试端口的编程模型..................................................................................................174 12.5.1 JTAG-DP 寄存器...............................................................................................174 12.5.2 SW-DP 寄存器...................................................................................................175 12.5.3 调试端口(DP)的寄存器描述......................................................................176 第13 章跟踪端口的接口单元...................................................................................................186 13.1 关于跟踪端口的接口单元..........................................................................................186 13.1.1 TPIU 方框图......................................................................................................186 13.1.2 TPIU 组件..........................................................................................................187 13.1.3 TPIU 输入和输出..............................................................................................188 13.2 TPIU 寄存器.................................................................................................................189 13.2.1 TPIU 寄存器汇总..............................................................................................189 13.2.2 TPIU 寄存器描述..............................................................................................189 第14 章总线接口.......................................................................................................................194 14.1 关于总线接口..............................................................................................................194 14.2 ICode 总线接口............................................................................................................194 14.2.1 分支状态信号...................................................................................................195 14.3 DCode 总线接口...........................................................................................................195 14.3.1 专用...................................................................................................................195 14.3.2 存储器属性.......................................................................................................196 14.4 系统接口......................................................................................................................196 14.4.1 不对齐访问.......................................................................................................196 目录 14.4.2 Bit-band 访问.....................................................................................................196 14.4.3 Flash 修补重新映射..........................................................................................196 14.4.4 独占访问(exclusive access).........................................................................196 14.4.5 存储器属性.......................................................................................................196 14.4.6 流水线式取指...................................................................................................196 14.5 外部专用外设接口......................................................................................................197 14.6 访问的对齐情况..........................................................................................................197 14.7 横跨区域的不对齐访问..............................................................................................198 14.8 Bit-band 访问................................................................................................................198 14.9 写缓冲区......................................................................................................................199 14.10 存储器属性................................................................................................................199 第15 章嵌入式跟踪宏单元.......................................................................................................200 15.1 ETM 概述.....................................................................................................................200 15.1.1 ETM 框图...........................................................................................................200 15.1.2 ETM 资源...........................................................................................................201 15.2 数据跟踪......................................................................................................................202 15.3 ETM 资源.....................................................................................................................202 15.3.1 周期性同步(periodic synchronization)........................................................202 15.3.2 数据和指令地址比较资源...............................................................................202 15.3.3 FIFO 功能..........................................................................................................203 15.4 跟踪输出......................................................................................................................203 15.5 ETM 结构.....................................................................................................................203 15.5.1 可重新开始的指令...........................................................................................203 15.5.2 异常返回...........................................................................................................203 15.5.3 异常跟踪...........................................................................................................204 15.6 ETM 编程器模型..........................................................................................................205 15.6.1 APB 接口...........................................................................................................205 15.6.2 ETM 寄存器列表...............................................................................................206 15.6.3 描述ETM 寄存器.............................................................................................207 第16 章嵌入式跟踪宏单元的接口...........................................................................................209 16.1 ETM 接口概述.............................................................................................................209 16.2 CPU ETM 接口端口描述.............................................................................................209 16.3 分支状态接口..............................................................................................................210 第17 章指令周期定时...............................................................................................................213 17.1 关于指令周期定时......................................................................................................213 17.2 处理器的指令周期定时..............................................................................................213 17.3 加载/存储(Load-store)执行时序............................................................................216 附录A 信号描述.........................................................................................................................218 A.1 时钟...............................................................................................................................218 A.2 复位...............................................................................................................................218 A.3 杂项...............................................................................................................................218 A.4 中断接口.......................................................................................................................219 A.5 ICode 接口.....................................................................................................................219 A.6 DCode 接口....................................................................................................................220 目录 A.7 系统总线接口...............................................................................................................221 A.8 专用外设总线接口.......................................................................................................221 A.9 ITM 接口........................................................................................................................222 A.10 AHB-AP 接口..............................................................................................................222 A.11 ETM 接口.....................................................................................................................223 A.12 测试接口.....................................................................................................................223 附录B 术语表.............................................................................................................................224 附录 C 周立功公司相关信息.....................................................................................................236
2024-07-15 11:17:53 1.67MB Cortex-M3 技术参考手册
1
适用于ARM Linux (ARMv5+) 的 mount.cifs。 静态编译。 可用于在Linux(包括安卓)手机、平板、开发板上挂在windows的smb共享。前提是内核要支持。 使用时请手动指定 -o user=用户名,pass=密码 。
2024-07-14 23:18:03 691KB ARM Linux mount.cifs mount
1
ubuntu 系统自带的 python 有多个版本,使用时难免会遇到环境变量出错,特别是当自动化运行脚本的时候。特别是近一个月来,实验室的小伙伴们的都倾心于 python。为了帮助小伙伴们快速搭建自己的 python 环境,笔者写下了这篇教程。当然,如果 ubuntu 自带的 python 自己使用没有问题,可以略去 anaconda 的安装。 Anaconda Anaconda指的是一个开源的 Python 发行版本,其包含了 conda、Python 等180多个科学包及其依赖项。因为包含了大量的科学包,Anaconda 的下载文件比较大(约 531 MB),如果只需要某些包,或者需要节省
2024-07-13 21:13:51 547KB anaconda ar arm
1
《比亚迪BF7613BMXX参考程序例程解析》 比亚迪BF7613BMXX参考程序例程是一份专为比亚迪单片机设计的底层应用实例代码,旨在帮助开发者理解和掌握各种常见硬件接口的使用方法。这些例程涵盖了ADC(模数转换)、EEPROM(电可擦除可编程只读存储器)、GPIO(通用输入输出)、IIC(集成电路互连)、PWM(脉宽调制)、SLEEP(低功耗模式)、UART(通用异步收发传输器)、定时器以及外部中断和触摸功能等多个核心模块。在本文中,我们将逐一探讨这些知识点。 ADC是模拟信号转换为数字信号的关键部件,它在传感器数据采集、电源监控等方面发挥着重要作用。例程中的ADC实现将指导开发者如何配置ADC通道、设置采样时间和分辨率,以及如何读取并处理转换结果。 接着,EEPROM是一种非易失性存储器,即使断电也能保持数据。在例程中,开发者可以学习如何保存和读取用户配置信息或系统状态,这对于实现设备设置的持久化至关重要。 GPIO是单片机与外界交互的基础,可以配置为输入或输出。例程会展示如何初始化GPIO,设置其方向,并进行读写操作,实现简单的控制功能。 IIC协议则用于设备间的通信,常用于连接显示器、传感器等。例程将演示如何配置IIC总线,发送和接收数据,以实现设备间的有效通信。 PWM是通过调整脉冲宽度来模拟连续波形的技术,广泛应用于电机控制、LED亮度调节等。在例程中,开发者将学习如何设置PWM通道,设定占空比,以及如何启动和停止PWM输出。 SLEEP模式是降低单片机功耗的重要手段。通过例程,开发者将了解到如何进入不同级别的睡眠模式,以及在唤醒事件触发时如何恢复正常运行。 UART是单片机中常见的串行通信接口,适用于长距离通信。例程将包含初始化UART、设置波特率、发送和接收数据的示例,有助于实现与其他设备的串行通信。 定时器在单片机应用中不可或缺,常用于周期性任务、延时等功能。例程将介绍如何配置定时器,设置预分频器,启动定时器,以及在定时器中断中执行特定任务。 外部中断和触摸功能允许单片机对外部事件作出快速响应。通过例程,开发者可以学习如何配置中断源,设置中断优先级,以及处理触摸事件,提高系统的实时性和互动性。 总结来说,比亚迪BF7613BMXX参考程序例程是一份全面的实践指南,覆盖了单片机开发中的关键环节,对于基于STM32、嵌入式硬件以及ARM架构的开发工作具有很高的参考价值。通过深入研究和实践这些例程,开发者不仅可以提升对硬件接口的掌控能力,还能为实际项目提供坚实的理论和技术支持。
2024-07-09 08:38:22 11.73MB stm32 嵌入式硬件 arm
1
标题“LPC-ARM7-LED-串口实验-proteus仿真”涉及到的是基于ARM架构的LPC2138微控制器进行LED控制和串行通信的实践项目,结合了Proteus仿真软件来模拟电路运行。这个实验是学习嵌入式系统、微处理器编程以及硬件设计的一个好例子。 LPC2138是一款基于ARM7TDMI-S内核的微控制器,由NXP(前飞利浦半导体)制造。它拥有丰富的外设接口,包括UART(通用异步收发传输器),用于串行通信,以及GPIO(通用输入/输出)引脚,可用于控制LED灯的亮灭。在这个项目中,开发者将编写C或汇编语言代码来配置和操作这些硬件资源。 PLL(锁相环)初始化代码是设置微控制器工作频率的关键部分。LPC2138可以通过调整PLL的参数以提高内部时钟速度,从而提升系统的运行效率。正确的PLL配置可以确保微控制器的各个模块以期望的速度运行,比如UART和GPIO。 UART初始化涉及设置波特率、数据位、停止位、奇偶校验等参数,以确保与外部设备(如计算机或另一个微控制器)进行有效通信。在这个实验中,源码会包含设置UART的函数,以便发送简单数据。 然后,LED的控制是通过GPIO端口实现的。代码会包含对GPIO寄存器的操作,用以设置特定引脚为输出模式,并通过写入0或1来控制LED的亮灭。这通常是通过循环或条件语句来实现,以达到特定的闪烁效果。 Proteus是一个强大的电子设计自动化工具,可以模拟硬件电路,包括微控制器和外围设备。在这个实验中,LPC2138的电路图将在Proteus环境中搭建,而源码会在虚拟环境中运行,模拟LED灯的点亮和串口通信的过程。这为开发者提供了一个无需实际硬件就能测试代码的平台,降低了实验成本并提高了效率。 通过这个项目,学习者可以深入理解ARM微控制器的工作原理,掌握如何编写初始化代码,使用串口通信,以及如何通过软件控制硬件设备。同时,Proteus仿真的使用也能增强他们的硬件设计和调试技能。这个综合性的实验是嵌入式系统学习的重要组成部分,对于理解硬件和软件之间的交互具有重要意义。
2024-07-08 21:02:38 70KB ARM UART PROTEUS
1
The firmware of the connected J-Link(S/N:20090928) does not support the following memory access: Read @ 0x2000004 Flags:via AHB-AP.。 下载后解压 覆盖 keil根目录 ARM/Segger 相关文件
2024-07-08 17:29:37 27.76MB arm
1