本实例是使用verilog HDL语言来进行16位cpu设计。
2019-12-21 22:04:02 430KB verilog cpu
1
用Verilog语言设计的单周期CPU,资源里包含了源代码及单周期CPU结构图,与大家分享下。
2019-12-21 21:55:36 7.1MB MIPS
1
用Verilog语言设计的流水线CPU,资源里包含了源代码及流水线CPU结构图,与大家分享下。
2019-12-21 21:55:36 9.74MB MIPS CPU Verilog 流水线
1
计算机组成原理16位改8位CPU,含报告。
2019-12-21 21:23:57 1.24MB 8位 CPU
1
本文的主体部分首先详细描述了处理器各个独立功能模块的设计,为后续的整体设计实现提供逻辑功能支持。随后按照单周期、多周期、流水线的顺序,循序渐进的围绕着指令执行过程中需经历的五个阶段,详细描述了3个版本的处理器中各阶段的逻辑设计。在完成了各个版本的CPU的整体逻辑设计后,通过Quartus II时序仿真软件在所设计的CPU上运行了测试程序,测试输出波形表明了处理器逻辑设计的正确性。 附录包含了三个版本处理器实现的源码。
2019-12-21 21:16:34 10.53MB VHDL MIPS CPU
1
CSDN不能编辑原来的资源,只好再发一个了,原来的资源不支持64位CPU,大家不要再下载了. Android 调用 Zbar 进行二维码扫描或条形码扫描的 Demo 之前尝试使用Zxing来进行扫描,无奈Zxing速度太慢,而且对扫描的二维码或条形码的清晰度要求很高,故在网上找寻,发现高人所写的使用Zbar进行二维码扫描的结算,使用后发现Zbar的扫描效率和准确度比Zxing高出不止一点,而且简单易用,便于集成. 故制作此Demo方便大家使用. 使用网上高人的扫描页面代码,请大家尊重原作者.原作者已将Zbar的so包重新打包可支持二维码中文的扫描. 重新修改支持64位CPU和特殊种类CPU
2019-12-21 21:11:30 5.23MB Android Zbar 二维码 条形码
1
实验报告包含了CPU各功能部件的硬件设立报告、测试报告及实验小组个人实验心得和参考文献。 硬件设计报告部分包含了CPU各部件的硬件结构、接口功能、封装图,测试报告包含了CPU各部件及CPU整体的测试运行结果。
2019-12-21 21:10:25 912KB cpu quartus
1
mips32位CPU Mars软件 重庆大学黄仁课程project,能实现基本指令
2019-12-21 20:49:33 149KB mips32位  CP
1
组成原理实验设计,MIPS 32位CPU中ALU的实现。
2019-12-21 20:20:38 351KB MIPS ALU 组成原理实验
1
用verilog实现16位cpu,8位存储器,能进行加减乘除和逻辑运算,支持栈,支持函数调用,跳转功能等
2019-12-21 20:13:05 479KB verilog cpu
1