QuartusProgrammerSetup-16.1.0.196-windows002.exeQuartusProgrammerSetup-16.1.0.196-windows002.exeQuartusProgrammerSetup-16.1.0.196-windows002.exe
2024-01-15 16:18:10 157.96MB Quartus Programmer 16.1.0.196 -windows
1
Quartus Programmer 16.1.0.196 -windowsQuartus Programmer 16.1.0.196 -windowsQuartus Programmer 16.1.0.196 -windowsQuartus Programmer 16.1.0.196 -windows
2024-01-15 15:53:26 199MB Quartus Programmer 16.1.0.196 -windows
1
VHDL 编写的既有:时分可调、整点报时功能的数字时钟。运行于quartus_ii_8.0软件
2024-01-03 12:08:30 427KB VHDL 数字时钟 整点报时
1
西南交通大学 数电实验 1_Quartus的使用.docx
2024-01-02 21:29:34 119KB 交通物流
1
Quartus ii 8.1破解文件,VHDL开发软件破解版本,学习容易,操作简单
2023-10-04 21:42:21 770B 破解文件
1
Quartus 13.0 破解文件,crack
2023-07-07 19:31:42 1.09MB Quartus 13.0 破解文件 crack
1
此 license.dat文件中念有大量IP核的资源. 使用方法: 1、用记事本打开.dat文件。 2、开始->运行里输入 cmd 回车 3、输入 ipconfig /all 回车,找到你当前使用的网卡,查看mac address 4、将dat文件中的一串X用mac address替换。 5、打开quartus, 选择工具license setup, 在licese file: 选择.dat文件,注意不要有中文路径。
2023-04-15 00:51:45 19KB quartusIP核 quartuslicense
1
quartus mif文件生成器(正弦,余弦,方波,三角波,也可自己绘图产生mif文件)
2023-04-07 17:04:28 191KB mif 波形生成器
1
用以破解13.0.1quartus 可以用于WIN7 32bit
2023-04-03 22:49:10 13KB 13.0 SP1 32bit
1
基于FPGA的信号发生器原理框图如图3-15a所示。硬件电路包括FPGA、按键、7 段 LED 数码管、高速D/A转换器。利用EDA工具软件QuartusII13.0 完成FPGA 内部数字系统设计,使信号发生器达到要求的功能和指标。 图 3-15a 信号发生器原理框图 依次完成以下实验内容 (1)设计固定频率锯齿波发生器,产生固定频率(f=5MHz/256≈19.5kHz)的锯齿波, 原理框图如图3-15b 所示。CLK0 为频率固定的外部时钟,用示波器观测D/A 转换器输出 的波形。 图3-15b 锯齿波发生器原理框图 (2)设计固定频率正弦波发生器,产生固定频率(f=5MHz/256≈19.5kHz)的正弦信号,正弦信号的每个周期由256 个采样点组成。正弦信号发生器的原理框图如图3-15c所 示。系统中需要增加波形数据存储器。 图3-15c 正弦波发生器原理框图 (3)设计DDS正弦波发生器,利用DDS技术实现输出正弦信号频率步进可调。通过 按键KEY0实现输出正弦信号频率从1kHz、2 kHz 、…、10kHz 变化。输出频率采用两位LED 数码管显示。
2023-03-28 22:41:21 15.73MB eda FPGA quartus DDS
1