1 光纤通信概述 2 光信号的传输特性 5 光器件 4 激光器及光发射机 3 光检测器及光接收机 6 光放大器 7 光纤通信系统的性能与设计 8复 习
2021-10-24 16:27:00 30.52MB 光纤通信技术 清华大学 王建萍
1
第2章 HTML网页设计基础 10 2.1 HTML 网页 10 2.1.1 简介 10 2.1.2 HTML文件结构 10 2.1.3 文件编辑器 12 2.2 HTML基本标签 13 2.2.1 元信息标签<Meta> 13 2.2.2 文本标签 18 2.2.3 列表标签 20 2.2.4 表格标签 24 2.2.5 超级链接标签 27 2.2.6 图像标签 29 2.2.7 背景声音标签 29 2.2.8 视频标签 29 2.3 网页表单和控件 30 2.3.1 表单标签<form> 30 2.3.2 表单的控件 31 2.3.3 获取表单数据 37 2.4 框架标签 39 2.4.1 帧标记<frame> 39 2.4.2 IFRAME标记 40 2.5 习题 40
2021-10-23 11:39:19 1.47MB HTML 课件 网页控件 HTML元素
1
清华大学数值分析答案李庆扬主编,答案还算全吧
2021-10-22 22:43:00 804KB 数值分析
1
数据结构(C++语言版)课本带习题解析第三版
2021-10-22 18:57:21 24MB 数结构 邓俊辉 习题解析 清华大学
1
光电子学课件-清华大学的 光电子学课件-清华大学的
2021-10-22 15:12:00 2.2MB 光电子学课件
1
关于嵌入式系统微处理器的课件。主要是老师上课的PPT内容,大家需要的话可以下载的
2021-10-21 20:20:08 2.17MB 课件
1
用OO4O和VC 开发ORACLE数据库应用程序的方法研究.pdf
2021-10-21 17:06:11 92KB Oracle 数据库 关系型数据库 参考文献
清华大学樊平毅教授随机过程理论及应用课件,清华大学樊平毅教授随机过程理论及应用课件,清华大学樊平毅教授随机过程理论及应用课件
2021-10-21 11:31:32 2.25MB 樊平毅教授 随机过程
1
是关于simulink的视频与图像处理算法
2021-10-21 10:47:29 3.57MB simulink 视频
1
目录: SD1 2-1 与逻辑 2-2 或逻辑 2-3 非逻辑 2-4 与非逻辑 2-5 或非逻辑 2-6 与或非逻辑 2-7 异或逻辑 2-8 逻辑函数的转换(1) 2-9 逻辑函数的转换(2) SD2 2-10 二极管开关电路 2-11 双极性三极管开关电路 2-12 MOS三极管开关电路 2-13 二极管与门电路 2-14 二极管或门电路 2-15 三极管非门 2-16 TTL反相器的基本电路及性能测试 2-17 TTL与非门电路 2-18 TTL或非门电路 2-19 TTL与或非门电路 2-20 TTL异或门电路 2-21 集电极开路门电路 2-22 OC门线与连接 2-23 三态输出门电路 2-24 74H系列与非门(74H00)的电路结构及性能测试 2-25 74S系列与非门(74S00)的电路结构 2-26 CMOS反相器的电路结构 2-27 CMOS反相器的输入保护电路及特性测试 2-28 CMOS与非门 2-29 CMOS或非门 2-30 漏极开路输出的与非门(CC40107) 2-31 CMOS双向模拟开关4066 2-32CMOS三态门 (1) 2-33 CMOS三态门(2) 2-34 Bi-CMOS反相器 2-35 Bi-CMOS与非门电路 2-36 Bi-CMOS或非门电路 SD3 2-37 三位二进制普通编码器 2-38 8线3线优先编码器74LS148 2-39 用两片74LS148组成的16线4线优先编码器 2-40 二-十进制优先编码器74LS147 2-41 用二极管与门阵列组成的3线8线译码器 2-42 3线8线译码器74LS138 2-43 两片74LS138接成4线16线译码器 2-44 二-十进制译码器74LS42 2-45 七段显示译码器74LS48 2-46 双4选1数据选择器74LS153 2-47 采用CMOS传输门结构的数据选择器4539 2-48 8选1数据选择器74LS152 2-49 半加器 2-50 双全加器74LS183 2-51 4位超前进位加法器74LS283 2-52 4位数值比较器4585 2-53 2线-4线译码器中的竞争-冒险现象 SD4 2-54 用或非门组成的基本RS触发器 2-55用与非门组成的基本RS触发器 2-56 同步RS触发器 2-57 带异步置位复位端的同步RS触发器 2-58 D锁存器电路 2-59 集成D锁存器74LS75 2-60 主从JK触发器74LS76 2-61 与输入主从JK触发器7472 2-62 CMOS传输门组成的边沿JK触发器4027 2-63 维持阻塞结构的边沿JK触发器74LS109 SD5 2-64 例5.2.1的时序逻辑电路 2-65 例5.2.3的时序逻辑电路 2-66 例5.2.4的时序逻辑电路 2-67 同步D触发器74LS75组成的4位寄存器 2-68 用维持阻塞D触发器74LS175组成的4位寄存器 2-69 用D触发器74LS74组成的移位寄存器 2-70 用JK触发器组成的移位寄存器 2-71 四位双向移位寄存器74LS194 2-72 用两片74LS194接成八位双向移位寄存器 2-73 例5.3.1电路及功能演示 2-74 用T触发器构成的同步二进制加法计数器 2-75 4位同步二进制加法计数器74LS161 2-76 用T'触发器构成的同步2进制加法计数器4520 2-77 用T触发器构成的同步2进制减法计数器 2-78 单时钟同步2进制可逆计数器74LS191 2-79 双时钟同步2进制可逆计数器74LS193 2-80 同步10进制加法计数器 2-81 同步10进制加法计数器74LS160 2-82 同步10进制减法计数器 2-83 单时钟同步10进制可逆计数器74LS190 2-84 用T'触发器构成的异步二进制加法计数器 2-85 用T'触发器构成的异步二进制减法计数器 2-86 异步10进制加法计数器 2-87 二-五-十进制异步计数器74LS290 2-88 用置零法将74LS160接成6进制计数器 2-89 2-88电路的改进 2-90 用置数法将74LS160接成6进制计数器(1) 2-91 用置数法将74LS160接成6进制计数器(2) 2-92 用两片74LS160按并行进位接成100进制计数器 2-93用两片74LS160按串行进位接成100进制计数器 2-94 按并行进位接成54进制计
2021-10-20 13:19:45 13.81MB 数字电路 multisim 仿真
1