模块 verilog 源代码
2021-08-06 15:39:11 278KB 模块 iic   uart usb
1
设计一个能进行异步全双工串行通信的模块,该模块以固定的串行数据传送格式收发数据。 基本设计要求: (1) 每帧数据供 10 位,其中 1 位启动位,8 位数据位,1 位停止位 (2) 波特率为:9600 或 115200 (3) 收/发时钟频率与波特率之比为 16 (4) 实现与 PC 机的通信,PC 机端采用串口调试助手 提高设计要求: (1) 模块发送的数据由 PC 端的串口调试助手接收,要求能发送数字和中文(一首古诗,在 FPGA 内采 用 ROM 的方式存储中文内码),并能进行切换; (2) 模块接收 PC 端串口调试助手发送的 16 进制数据,可按 10 进制方式显示到 LED 上。
2021-08-05 17:19:27 9.37MB verilog 串口助手 fpga
1
C8051F020交叉开关的初始化、UART实现与串口助手的数据发送、接受
2021-08-05 15:26:41 42KB C8051F020 UART
1
apb-uart module for embedded system。APB-UART模块用于嵌入式系统
2021-08-04 23:34:45 5KB uart
1
Verilog实现串口通讯(UART),现了发送和接收回环,同时可以通过串口数据控制LED灯的亮灭。
2021-08-04 14:05:12 3KB fpga verilog
1
全网最详细!FPGA开发 基于VHDL的UART串口通信设计 实现开发板与计算机串口助手之间的收发,并能够自行调节波特率。自行设计通信格式并完成调试。 测试环境:Quartus II 13.0 (64-bit) + Modelsim SE-64 10.4 + FPGA开发板:EP4CE6E22C8 1. code_resource文件夹:VHDL程序、仿真文件和输出的结果 2. 参考资料:制作过程看的一些优质资料和论文,具有参考意义 3. 演示视频和说明:开发板验证演示视频、设计代码说明 4. 一些安装配置:CH340驱动(USB串口驱动),USB Blaster drivers,友善串口助手。 5. 新起点FPGA开发指南_V1.5.pdf,附赠26个VHDL程序设计课程设计FPGA很有价值设计例程的源码,仅供交流学习。 6. 设计报告.docx 答辩PPT 适用于课程设计、毕业设计和工业应用,内容详细,具有很高的参考价值。下载资源后有疑问也可以私信我,帮你解决问题,学到知识。
里面包含了doc,src,pro,sim等文件夹,包含了详细设计文档,仿真用例设计、测试用例设计,以及工程文件,源代码,仿真代码,脚本文件,非常详细,每一步都有详细说明,代码注释也很到位
2021-08-03 19:15:18 19.76MB uart,FPGA
1
STM32F103TB ICM20948代码,已实现UART串口Log,SPI数据抓取,USB传到上位机。
2021-08-03 17:30:53 14.01MB ICM20948 STM32F103TB USB UART
1
uart注意事项.txt
2021-08-03 09:41:35 433B uart
1
dsp28335+dht11读取温湿度
2021-08-03 09:21:51 309KB dsp
1