CAN、I2S、I2C、SPI、SSP总线的介绍和比较
2022-02-10 09:04:41 2.75MB stm32 arm 嵌入式硬件 单片机
1
本资源为I2S标准规范,对于从事I2S驱动开发或应用的朋友们会有很大帮助
2022-01-13 09:18:30 60KB I2S 协议 规范 spec
1
用于将SPDIF同轴数字音频信号转为I2S信号
2021-12-30 14:50:45 526KB SPDIF I2S
1
官方的协议说明手册,详细介绍了i2s的总线结构,时序图,以及transmitter和receiver的内部机构框图。
2021-12-22 15:12:55 60KB I2S
1
20.5 I2S发送和接收接口 I2S 接口可发送和接收 8、16 或 32 位立体声道或单声道音频信息。某些 I2S 实现的细节 包括:  当 FIFO 为空时,发送通道将重复发送相同的数据直至新的数据被写入 FIFO;  当静音被选中(true)时,发送数据值 0;  当单声道为错误时,两个连续的数据字分别是左声道和右声道的数据;  数据字长度由配置寄存器中字宽度的值决定。接收通道和发送通道有各自字宽度的 值; -0:字被看作为含有 4 个 8 位的数据字。 -1:字被看作为含有 2 个 16 位的数据字。 -3:字被看作为含有 1 个 32 位的数据字。  当发送 FIFO 含有不足够的数据时,发送通道将重复发送最后的数据直至新的数据 可用。当微处理器或 DMA 在某些时候不能足够快地提供新数据时可能出现这种情 况。由于在新数据中存在这种延时,因此需要填充间隙,通过连续发送最后的采样 来完成该操作。数据不能被屏蔽(muted),因为这将会在声音上产生明显而不合乎 需要的效果;  发送通道和接收通道仅处理 32 位对齐的字,数据程序块(chunk)必须被省略一部 分或将其扩展为 32 位的倍数。 在数据宽度或模式之间切换时,I2S 必须通过控制寄存器中的复位位进行复位来确保正 确的同步操作。建议同时置位停止位直至有足够的数据被写入发送 FIFO。需要注意的是, 在停止时数据输出被屏蔽(muted)。 所有访问 FIFO 的数据为 32 位。图 20.2 所示为可能的数据序列。 FIFO 中的数据采样包括:  1×32 位,在 8 或 16 位立体声道模式下;  1×32 位,在单声道模式下;  2×32 位,第一个为左声道数据、第二个为右声道数据,在 32 位立体声道模式下。 数据在 WS 下降沿后从发送 FIFO 中读出,它将在 WS 上升沿后被传输到发送时钟域。 在 WS 的下一个下降沿上,左声道数据将被载入移位寄存器并发送,在 WS 的下一个上升沿 上,右声道数据被载入并发送。
2021-12-21 13:47:41 5.26MB LPC23XX 中文资料
1
AK4343音频接口芯片数据手册,采用I2S接口通信,较适合STM32处理器实现音频应用
2021-11-30 10:35:02 837KB AK4343 I2S audio
1
I2C,I2S总线规范(英文版本) !
2021-11-25 23:24:05 1.15MB I2C I2S总线规范
1
WM8988 wolfson audio I2S codec
2021-10-11 16:02:06 578KB WM8988 wolfson audio I2S
1
stm32f407-I2S音频播放例程
2021-10-11 16:00:54 132KB stm32f407
1
tlv320 datasheet , 学习I2S PCM看这个就够了,涉及绝大部分的音频接口协议,非常详细。
2021-09-28 10:19:46 1.49MB I2S PCM 音频 音频接口
1