本次设计是以FPGA为核心设计一个既能使用内部信号进行调幅又能使用外部输入信号进行调幅的信号发生器,调幅时的载波频率100KHz,可选择内部的调制信号或外部输入的调制信号进行调制。  它主要由内部调制信号发生模块、调幅模块等组成。各功能模块在MATLAB软件中先利用Dspbuilder库画出原理图,然后将其转换成VHDL语言,引脚锁定和嵌入逻辑分析仪之后,就编译下载至硬件中,选择正确的模式和各种设置后即可实现这次设计所要求的功能。
2021-12-23 12:51:52 585KB EDA课程设计
1
EDA,乐曲播放器设计。ghp3888DDS为自主设计部分,信号发生器设计代码, 老师提供有例程,连接FPGA板子和示波器用两根导线即可 导线连接接口可查看例程class24_DACtlv5618 基础课题设计,代码注释量较少,变量名称应该能理解(不多) 课程题目:https://editor.csdn.net/md/?articleId=116330968
2021-12-22 15:02:14 21.12MB EDA 课程设计
1
适合于自动化类学生的EDA课程设计
2021-12-22 11:03:50 3.51MB EDA PID 课程设计
1
EDA课程设计设的交通灯模块,实现四路口模拟交通灯,以倒计时方式显示路口时间,能够通过按键设置时间,扩展使用1602显示
2021-12-20 16:35:52 5.17MB 交通灯 EDA 课程设计
1
EDA课程设计_十字路口交通灯控制器
2021-12-19 14:19:22 490KB 交通灯
1
EDA课程设计1.当计时器运行到 59 分 49 秒开始报时,每鸣叫 1s 就停叫 1s,共鸣叫 6 响;前 5 响为低 音,频率为 750Hz;最后 1 响为高音,频率为 1kHz; 2.至少要有分秒显示。 *3.上电复位功能,如复位到 59 分 00 秒
2021-12-15 18:09:39 1.14MB EDA 课程设计
1
 FPGA具有可编程逻辑器件现场可编程的灵活性,又具有门陈列器件功能强、高集成度和高速度的优点,因此在要求功能越来越强,体积越来越小,功耗越来越低的现代通信系统设计中被越来越广泛的应用。本文讨论数字通信中2PSK,2FSK信号产生器的FPGA设计与实现。 从以下五个部分进行了介绍: 一. 总体方案的介绍 二. M序列的产生 三. 2PSK的调制原理方法及结果 四. 2PSK的解调原理方法及结果 五. 调试及结果
2021-12-15 15:05:59 1.52MB 2PSK EDA课程设计
1
基于fpga的简易数字频率计设计
2021-12-15 13:50:08 3.84MB 数字频率计 Verilog EDA课程设计 FPGA
1
这个课程设计是基于Cyclone板子的,其他板子也可以,是作为期末大作业编写的,内容分很详细,附有每步的思路说明以及波形截图仿真器件,更重要的附有源程序,这是很不容易的。共计18页
2021-12-14 19:57:30 441KB VHDL 彩灯程序 cyclone板子 课程设计
1
电子日历电路由计时电路,扫描电路,日历显示电路。计时电路分为日计时器(三十进制),月计时器(十二进制),年计时器(一百进制)。扫描电路要扫描日计时的个位和十位,月计时的个位和十位,年计时的个位和十位。时间显示电路要同时完成时日月年个位十位共六位数字的显示
2021-12-14 17:28:46 423KB 555定时器 计数器 译码器
1