EDA, Verilog电子钟。显示日期、时钟,可以调时
2021-12-08 23:48:29 304KB EDA, Verilog电子钟
1
压缩包内包含三个文件,皆是经过quartus软件仿真验证无误的。其中clock_60为可启动/暂停、复位、进位的60进制计数器,clock_24为为可启动/暂停、复位、进位的24进制计数器,clock_day将前两个源码封装后的模块进行连接,即可得到24小时制的时、分、秒时钟,该时钟具有进位、复位、启动/暂停的功能。
2021-12-08 23:41:40 704KB Verilog HDL EDA
1
EDA技术是电子设计技术的核心,EDA是指以计算机为工作平台,融合应用电子技术、计算机技术、智能化技术最新成果而研制成的电子CAD通用软件包,主要能辅助进行三方面的设计工作,即IC设计、电子电路设计和PCB设计。EDA技术已有30年的发展历程,大致可分为三个阶段。70年代为计算机辅助设计(CAD)阶段,人们开始用计算机辅助进行IC版图编辑、PCB布局布线,取代了手工操作。80年代为计算机辅助工程(CAE)阶段。与CAD相比,CAE除了有纯粹的图形绘制功能外,又增加了电路功能设计和结构设计,并且通过电气连接网络表将两者结合在一起,实现了工程设计。CAE的主要功能是:原理图输人,逻辑仿真,电路分析,自动布局布线,PCB后分析。90年代为电子系统设计自动化(EDA)阶段。
2021-12-07 23:43:31 618KB 密码锁
1
引言   随着社会物质财富的日益增长,安全防盗已成为全社会关注的问题。EDA是电子设计自动化(Electronic Design Automation)的缩写,在20世纪90年代初从计算机辅助设计(CAD)、计算机辅助制造(CAM)、计算机辅助测试(CAT)和计算机辅助工程(CAE)的概念发展而来的。EDA技术就是以计算机为工具,设计者在EDA软件平台上,用硬件描述语言HDL完成设计文件,然后由计算机自动地完成逻辑编译、化简、分割、综合、优化、布局、布线和仿真,直至对于特定目标芯片的适配编译、逻辑映射和编程下载等工作。   EDA在通信行业(电信)里的另一个解释是企业数据架构,EDA给出了一个
1
由可配置处理器供应商Tensilica的首席科学家Grant Martin、Cadence公司Louis Scheffer和Cadence柏克莱实验室的Luciano Lavagno合作编写的新书《Electronic Design Automation Circuits Handbook》,是一本2册的参考书,内容涵盖了用于IC设计的设计自动化演算法、工具和方法学。这套书籍分为2册,由Taylor & Francis出版,并已开始销售。 第一册:《EDA for IC System Design, Verification, and Testing》,是有关IC设计和EDA的概述,解释了系统级设计、微架构设计、验证工具以及测试方法。第二册:《EDA for IC Implementation, Circuit Design, and Process Technology》,详细介绍了传统RTL到GDSII的设计流程,包括合成、布局和布线制程。 Tensilica技术讲师Steve Leibson撰写了章节《Using Performance Metrics to Select Microprocessor Cores for IC Designs》。该章节讨论了为SoC设计选择处理器核心时必须考虑的许多性能要素,以及可用来比较处理器核心性能的基准测试程式。该章节还包括了从当代电子电脑被发明以来,电脑基准测试程式的全部历史资料。 Tensilica的产品市场经理和加州大学圣地牙哥分校的Rajesh Gupta以及维吉尼亚工学院Sandeep Shukla,则合写了章节《Parallelizing High-Level Synthesis: A Code Transformational Approach to High-Level Synthesis》。该章集中描述了可产生高效电路的协同编译器和高级合成转换的最近进展,同时介绍了在设计过程中提升抽象层级的系统级建模技术和语言的最新发展。
2021-12-07 20:50:43 25.59MB EDA IC
1
quartus工程文件,包含verilog代码
2021-12-07 17:23:38 356.01MB eda de2实验 quartus verilog
1
燕大电院课设 分模块编写 蜂鸣器模块 编码模块 显示模块
2021-12-07 09:33:34 183KB 病房呼叫系统
1
Max+plusII是Altera公司推出的的第三代PLD开发系统(Altera第四代PLD开发系统被称为:QuartusII,主要用于设计新器件和大规模CPLD/FPGA).使用MAX+PLUSII的设计者不需精通器件内部的复杂结构
2021-12-06 21:17:14 131KB maxplus软件 EDA平台
1
天线作为通信设备的前端部件,对通信质量起着至关重要的作用。随着现代军事通信系统中跳频、扩频等技术的应用,寻求天线的宽频带、全向性、小型化、共用化成为天线研究中一个重要课题。单纯依靠天线的结构设计难以满足上述要求。人们采用多种措施来改善天线的性能,加载就是适应这种小型化天线的典型技术。使用天线宽带匹配网络,则是进一步改善天线宽频带技术的一种有效技术。本文以120~520 MHz工作频率为例,根据限定的天线结构数据,选择合适的加载位置,利用软件优化,得到了合理的加载值和优化的匹配网络。   1 天线及匹配网络模型   天线的模型如图1所示,加载方式采用无耗并联LC电路。匹配网络位于天线底部,采
1
设计中用ADC0809进行8路数据的采样,利用MCS-51单片机的串行口发送和接收数据。显示部分由8155、75452、7407和LED数码显示器构成。硬件设计应用电子设计自动化工具,软件设计采用模块化编程方法
1