FPGA实现信号延时的方法汇总 。
2021-07-23 11:00:03 62KB FPGA 信号延时 寄存器 文章
1
Verilog实现的16为乘法器,并用仿真代码。
2021-07-20 15:19:48 782KB FPGA,乘法器
1
本文研究了一种可对频率进行动态调整的时钟,通过对时钟频率的动态修正,实现主从时钟频率的同步,进而实现时间同步。
1
第二届全国大学生集成电路创新创业大赛NCICC 题目 数字水印技术,有完整的代码及说明文档,具有参考价值
2021-07-19 16:26:30 5.3MB 数字水印技术
1
提出一种基于DCT域的数字水印算法,并用FPGA硬件实现其中关键部分DCT变换。采用VHDL语言有效设计和实现DCT变换,分析与仿真结果表明:与软件实现相比,用FPGA实现水印算法具有高速实时处理的优点。因此,该设计是一种很有吸引力的硬件实现解决方案。
1
针对现有二维提升小波变换实现过程中存在的大量过程数据存储及关键路径延时较长的问题,提出一种直接进行二维变换的VLSI架构。采用Altera公司Cyclone II系列FPGA EP2C35F672C6对架构进行实现和验证,在纯计算逻辑下二维小波变换时钟频率可达到157.78 MHz。
2021-07-19 11:34:06 306KB 小波变换
1
数字调制解调技术的MATLAB与FPGA实现—Altera_Verilog版_光盘代码
2021-07-18 01:32:43 119.61MB matlab与fpga 调制解调 光盘代码
1
本文要介绍的是两年前我自己琢磨出来的一种用FPGA实现的二值图像连通域标记算法。这个算法的特点是它是一个基于逐行扫描的流水线算法,也就是说这个算法只需要缓存若干行的图像数据,并在这若干行的固定延时内就给出结果,实时性很高,计算延时就只有这若干行,FPGA也无需外界SRAM或DDR来缓存图像数据。算法也不会因为图像中的连通区域数目多了就会变慢,因为这是流水线算法,就没有处理目标多了还会变慢这个概念。而该算法在PC上也有高速实现的潜力
2021-07-17 15:15:48 283KB FPGA 实现 实时流水线连通域 标记算法
1
Quartus II,QPSK的调制和解调,伪码产生,串并互换等模块
2021-07-15 23:29:29 647KB QPSK FPGA 仿真
1
数字通信同步技术的MATLAB与FPGA实现——AlteraVerilog版.iso.zip
2021-07-15 20:51:43 53.02MB FPGA DSP MATLAB
1