Windows Embedded CE 6.0 共有4个压缩分卷(文件最大只能上传1000M) 全部下载解压后大小为3.76GB key:H8RQR-MMKRP-XFRFC-9HKGJ-82R6J 下载完请用Hash.exe核对CRC32值,文件信息在part1下载页面
2021-04-29 10:05:42 999MB WINCE6.0
1
Raize Components 6.1.10 安装版 (直接安装使用,无需其他任何操作) Raize组件, Delphi和C + + Builder的是一个用户界面的设计系统。在它的中心是一个集合超过125个通用的原生VCL控件。内置技术的基础上,第一次创建超过15年前,这些高品质的组件为开发人员提供无与伦比的力量和灵活性而不牺牲易于使用。除了核心的控件集, Raize组件包括超过100个组件设计师专注于简化用户界面开发。现在比以往任何时候都多,开发人员使用Raize组件来构建复杂的用户界面,在更短的时间内,以较少的努力。
2021-04-29 01:38:56 13.84MB RaizeComponents 6.1.10 安装版
1
王宏文《自动化专业英语教程》PART3 课件 有课文全文翻译 机械工业出版社
1
基于Dlib FaceRecognitionDotNet 高精度人脸识别实例-亲测可用【精品】part3 本资源一共三个压缩卷 ,你们也可以加一个WinForm项目调用即可。
2021-04-26 21:29:55 89.32MB Dlib FaceRecognitionD 人脸识别
1
华硕x43s隐藏分区文件,有需要做华硕F9一键恢复的可以拿去研究,前面两个分卷要分,这个就不要了@!
2021-04-26 10:35:01 42.91MB 笔记本
1
本书涵盖了Vivado的四大主题:设计流程、时序约束、设计分析和Tcl脚本的使用,结合实例深入浅出地阐述了Vivado的使用方法,精心总结了Vivado在实际工程应用中的一些技巧和注意事项,既包含图形界面操作方式,也包含相应的Tcl命令。本书语言流畅,图文并茂。全书共包含405张图片、17个表格、172个Tcl脚本和39个HDL代码,同时,本书配有41个电子教学课件,为读者提供了直观而生动的资料。本书可供电子工程领域内的本科高年级学生和研究生学习参考,也可供FPGA工程师和自学者参考使用。 [1]
2021-04-25 16:51:04 10MB vivado
1
厦门大学版数值分析课件MATLAB版-厦门大学版数值分析课件.part3.rar 本课件系统讲解数值方法,主要内容包括误差的概念、非线性方程求根方法、线性方程组求解、矩阵的特征值与特征向量的计算、插值、曲线拟合与函数逼近、数值积分方法、常微分方程求解、偏微分方程求解等。包含丰富的实例和练习,并且介绍了如何应用MATLAB软件完成相关的求解工作。
2021-04-24 13:28:42 1.1MB matlab
1
chineseocr model part3-1, 因为最大上传不能超过1g,所以将模型分为3部分上传
2021-04-19 15:41:58 475.47MB chineseocr ocr model
1
本书详细讲述了用最新的Qt版本进行图形用户界面应用程序开发的各个方面。前5章主要涉及Qt基础知识,后两个部分主要讲解Qt的中高级编程,包括布局管理、事件处理、二维/三维图形、拖放、项视图类、容器类、输入/输出、数据库、多线程、网络、XML、国际化、嵌入式编程等内容。对于本书讲授的大量Qt4编程原理和实践,都可以轻易将其应用于Qt4.4、Qt4.5以及后续版本的Qt程序开发过程中。 本书适合对Qt编程感兴趣的程序员以及广大计算机编程爱好者阅读,也可作为相关机构的培训教材。
2021-04-17 12:11:15 40.31MB Qt C++
1
注:请把part1、part2、part3、part4全部下载后放到一起解压 内含 《FPGA技巧Xilinx》 《Verilog HDL 华为入门教程·华为》 《Verilog典型电路设计·华为》 《华为_大规模逻辑设计指导书·华为》 《华为同步电路设计规范·华为》 《硬件工程师手册_全·华为》…… 17 4 Verilog HDL 基本语法 .................................................... 16 3.3.4 混合设计描述 .................................................. 15 3.3.3 行为描述方式 .................................................. 14 3.3.2 数据流描述方式 ................................................ 12 3.3.1 结构化描述方式 ................................................ 12 3.3 三种建模方式 ...................................................... 11 3.2 时延 ............................................................. 11 3.1.3 模块语法 ...................................................... 10 3.1.2 模块的结构 .................................................... 9 3.1.1 简单事例 ....................................................... 9 3.1 模块 .............................................................. 9 3 Verilog HDL 建模概述 ..................................................... 7 2.4.2 能力 .......................................................... 7 2.4.1 历史 .......................................................... 7 2.4 Verilog HDL简介 ..................................................... 6 2.3 设计方法学 ......................................................... 6 2.2 硬件描述语言 ....................................................... 5 2.1 数字电路设计方法 .................................................... 5 2 HDL设计方法学简介 ...................................................... 5 1 前言 ................................................................... 等等……
2021-04-14 21:23:26 1.39MB 华为 数字系统设计 VHDL
1