FPGA实现课程设计病房呼叫系统,工程代码完整,可在QurtursII中直接打开使用,显示装置为数码管,支持呼叫优先级,有病人呼叫时显示病房号与呼叫等待时间,无人呼叫时显示当前时间即相当于一个数字石英钟,并且设有按键可以调节当前时间。(此部分只为软件,硬件电路需要自己搭建,基本需求:1个复位按键,1个护士按键以响应当前呼叫,2个调节时间按键,8个开关作为8个病房呼叫按键,4个数码管做显示装置)
2021-06-25 11:09:46 485KB EDA FPGA 课程设计 病房呼叫
1
设计一个十字路口交通控制系统,其东西、南北两个方向除了有红、黄、绿灯指示是否允许通行外,还设有时钟,以倒计时方式显示每一路允许通行的时间,绿灯,黄灯,红灯的持续时间分别是40、5和45秒,且在绿灯的最后5秒让绿灯闪烁,提醒司机将要不能通行,红灯的最后5秒让黄灯也亮,提醒司机准备通行。当东西或南北两路中任一道上出现紧急情况,此时交通控制系统应可进入紧急状态,即两条道上的所有车辆皆停止通行,红灯全亮,时钟停止计时,且其数字在闪烁。当紧急状态结束后,控制系统恢复原来的状态,继续正常运行。
2021-06-19 10:00:40 1.98MB eda fpga 交通控制器
1
EDA,FPGA,中,在网上很难找到的,免费无限制的,用于生成存入rom中的mif数据,dds,波形发生器等 EDA,FPGA,中,在网上很难找到的,免费无限制的,用于生成存入rom中的mif数据,dds,波形发生器等 EDA,FPGA,中,在网上很难找到的,免费无限制的,用于生成存入rom中的mif数据,dds,波形发生器等
2021-06-18 17:11:58 608KB mif eda fpga
1
用FPGA驱动蜂鸣器演奏乐器。 用FPGA驱动蜂鸣器演奏乐器,一首乐曲包含三个要素:乐曲声音频率,发音时间的长短,停顿的时间。按照乐谱,设计相应电路控制speaker信号频率,某一频率持续时间长短,各频率间间隔大小,就可以推动蜂鸣器演奏乐曲。
2021-06-07 18:49:46 395KB EDA FPGA quartu
1
1、 设计一个序列检测器,检测序列为“11101000”,检测到后,给出一个时钟周期的正脉冲。要求采用Moore状态机,使用HDL描述,使用ModelSim进行仿真。 2、 设计测试用序列发生器观察波形。
2021-06-07 18:42:06 378KB EDA FPGA 序列检测
1
全部用Verilog表述,在QuartusII上完成简易正弦信号发生器设计,包括建立工程,生成正弦信号波形数据,ModelSim仿真。下载至FPGA中,通过SignalTapLogicAnalyzer观察波形。
2021-06-07 18:39:10 1.05MB EDA FPGA 正弦信号发生 quartu
1
本文档为国外最新利用FPGA设计频率计的论文资料
2021-06-06 17:07:47 433KB EDA fpga 频率计 英文文献
1
了解Quartus II开发环境,熟悉Verilog语言基本语法,了解I2C总线协议,通过代码控制音频编/解码硬件芯片WM8731,通过按键控制音频输出的音量,通过按键控制音频输出音量(可结合LCD显示音量等信息)。
2021-05-12 09:16:01 6.9MB EDA FPGA
1
第1章 EDA技术综合应用设计基础 第2章 多路彩灯控制器的设计与分析 第3章 智力抢答器的设计与分析 第4章 电子密码锁的设计与分析 第5章 微波炉控制器的设计与分析 第6章 交通控制器的设计与分析 第7章 综合计时系统的设计与分析 第8章 数据采集控制系统的设计与分析 第9章 电梯控制器的设计与分析 第10章 车载DVD位控系统的设计与分析 第11章 直接数字频率合成器的设计与分析 第12章 图像边缘检测器的设计与 分析 第13章 等精度数字频率计的设计与分析 第14章 出租车计费系统的设计与分析 第15章 低频数字相位测量仪的设计与分析 第16章 电压控制LC振荡器的设计与分析
2021-05-09 11:44:31 22.92MB EDA FPGA
1
《基于FPGA的数字频率计设计》 本科时候的EDA课程期末大作业,内含完整报告,代码,PCB和原理图,压缩包是我完整提交给老师的部分。 *利用QuartusII开发软件,使用Verilog 程序编写。 频率计的核心测频模块采用了基于 FPGA 大规模可编程逻辑器件的 EDA 设计技术,依据自上而下的设计方法,将测频模块按照实现功能的不同划分成了多个子模块,用 Verilog 程序实现了每个子模块的功能,最后通过顶层设计文件中的元件例化语句将各个模块连接起来形成了测频模块的完整 Verilog 程序设计。 可以参考
2021-05-06 16:07:46 28.3MB EDA FPGA
1