数字电路逻辑设计课后习题集(高等教育出版社)
2022-10-19 20:10:54 2.94MB 数逻
1
数字电路逻辑设计第二版王毓银版答案 电子书
2022-10-19 20:10:14 6.52MB 数字电路逻辑 王毓银
1
数字电子逻辑设计课后答案所有习题,您放心下载
2022-10-16 09:05:00 5.01MB 数字电路逻辑技术
1
摘 要 本设计电路可分为时间设置电路,计时电路,显示电路和定时打铃控制电路。本设计采用74LS160作为计数器,其中小时部分采用24进制,分钟和秒部分采用60进制。采用LMC555芯片外接电容电阻构成频率约为1HZ的自动脉冲发生器,为74LS160提供脉冲时钟信号,同时设计有可以手动调节计数器的时间设置电路。通过74LS248和7段数码管将计数器的值显示出来,根据设计要求运用简单的逻辑电路判断当计数器满足定时要求时打铃并延时1秒。 关键词: 手动调节计数器 、74LS160 、脉冲发生器
2022-10-11 10:38:57 1.08MB 自动打玲
1
华为_大规模逻辑设计指导书.pdf
2022-09-12 11:11:25 3.45MB 华为_大规模逻辑设计指导书.pdf
1
;学习目标;案例分析;案例预览;知识要点;案例实现;;很久很久以前,PPT是这样的!;互联网时代,模板随手可得,大家的PPT都有进步了,可还是觉得哪里不对!;只要掌握了做PPT的技巧和套路,就能做出比较吸引人的PPT,最起码一眼看上去会非常的舒服。;上榜理由:满足平面设计的规范!(重复、对比、对齐和亲密);文案逻辑设计思路;1-先准备好WORD文档;2-整理好word文档的逻辑;3-用ppt打开,整理PPT的文案;如果是做演讲型PPT,怎么操作好?; 思如泉涌 ? 成竹在图 ;当你将PPT的整体内容梳理出来时,可以使用金字塔模型SCQA分析法。;案例小结;
2022-07-07 09:08:43 29.86MB Office高级应用
1.根据边沿D触发器74x74的原理图编写设计和仿真模块。 2.根据通用移位寄存器74x194的原理图编写设计和仿真模块。 3.采用1片74x194和其它小规模逻辑门设计3位LFSR计数器,编写设计和仿真模块。 4.根据4位同步计数器74x163的原理图编写设计和仿真模块。 5.输入为100MHz的系统时钟,采用7片74x163和其它小规模逻辑门设计1Hz的数字信号。 6.在FPGA开发板上调试3位LFSR计数器。
2022-06-24 12:33:07 1.31MB verilog fpga 数字逻辑
1
数字逻辑设计第1章 Introduction (引言).ppt
2022-06-23 09:08:50 2.24MB 数字逻辑设计
数字逻辑设计第2章 数字系统和编码.ppt
2022-06-23 09:08:49 1.32MB 数字逻辑设计
数字逻辑设计第3章 数字电路.ppt
2022-06-23 09:08:48 1.83MB 数字逻辑设计