改进的DFT正弦信号频率估计
2021-04-25 11:26:44 327KB 研究论文
1
正弦信号频率估计MacLeod算法具有估计精度高、估计频率范围大等特点 给出了一个可以直接运行的matlab代码
1
采用Multisim仿真对高频小信号进行放大、整形、分频,最后单片机可以直接测量频率。电路的频率能达到1Hz-100M,最小幅值为10mV。
1
振动信号频率跟踪的反馈修正自适应陷波频率器法
2021-03-28 17:08:05 1.67MB 研究论文
1
基于相位匹配的正弦信号频率估计方法
2021-03-28 17:08:02 2.37MB 研究论文
1
地铁ASK信号频率识别及DSP实现,刘春,门爱东,地铁信号CQ2007ASK具有载频偏高,低频成分频率间隔小的特点,要实现信号的频率实时精确识别具有一定的难度。本文根据信号的特征提出
2021-03-26 09:29:38 207KB 幅频键控
1
timx可以定时,可以进行输入捕获,输入捕获可以测频率可测脉冲宽度,这就是这个实验要用到的功能。测量脉冲个数:每一个TIM都一个自己的计数器,和一个自己的预装载寄存器ARR.这里既然这是为了计数,那么设置ARR的值为0xFFFF,最大值。
2021-03-24 22:10:46 64KB STM32F103 TIM3 高频信号 频率计算
1
Verilog HDL设计信号频率测量模块FPGA设计Quartus工程文件 ,等精度频率计模块,测量被测信号频率,FPGA型号Cyclone4E系列中的EP4CE10F17C8,Quartus版本18.0。 module top_cymometer( //system clock input sys_clk , // 时钟信号 input sys_rst_n, // 复位信号 //cymometer interface input clk_fx , // 被测时钟 output clk_out , // 输出时钟 //user interface output [5:0] sel , // 数码管位选 output [7:0] seg_led // 数码管段选 ); //parameter define parameter CLK_FS = 26'd50000000; // 基准时钟频率值 //wire define wire [19:0] data_fx; // 被测信号测量值 //***************************************************** //** main code //***************************************************** //例化PLL,生成待测试时钟500Khz test_pll test_pll_inst ( .inclk0 (sys_clk ), .c0 (clk_out ) ); //例化等精度频率计模块 cymometer #(.CLK_FS(CLK_FS) // 基准时钟频率值 ) u_cymometer( //system clock .clk_fs (sys_clk ), // 基准时钟信号 .rst_n (sys_rst_n), // 复位信号 //cymometer interface .clk_fx (clk_fx ), // 被测时钟信号 .data_fx (data_fx ) // 被测时钟频率输出 ); //例化数码管显示模块 seg_led u_seg_led( //module clock .clk (sys_clk ), // 数码管驱动模块的驱动时钟 .rst_n (sys_rst_n), // 复位信号 //seg_led interface .seg_sel (sel ), // 数码管位选 .seg_led (seg_led ), // 数码管段选 //user interface .data (data_fx ), // 被测频率值 .point (6'd0 ), // 数码管显示的点控制 .en (1'b1 ), // 数码管驱动使能信号 .sign (1'b0 ) // 控制符号位显示 ); endmodule
有色噪声背景下正弦信号频率估计的互谱Pisarenko和MUSIC方法,matlab方法
2020-12-05 16:45:25 146KB MUsic算法
1
STM32测输入信号频率,通过输入捕获的方式测量信号频率(学习定时器的输入捕获功能)
2019-12-21 22:13:38 2.32MB STM32 测频率
1