第七章:DA扫描输出正弦波实验配套资料
1
AD(AD9280)和DA(AD9708) FPGA读写Verilog设计源码Quartus工程文件,AD芯片选用AD9280,DA芯片选用AD9708,,FPGA型号Cyclone4E系列中的EP4CE10F17C8,Quartus版本18.0。 module hs_ad_da( input sys_clk , //系统时钟 input sys_rst_n , //系统复位,低电平有效 //DA芯片接口 output da_clk , //DA(AD9708)驱动时钟,最大支持125Mhz时钟 output [7:0] da_data , //输出给DA的数据 //AD芯片接口 input [7:0] ad_data , //AD输入数据 //模拟输入电压超出量程标志(本次试验未用到) input ad_otr , //0:在量程范围 1:超出量程 output ad_clk //AD(AD9280)驱动时钟,最大支持32Mhz时钟 ); //wire define wire [7:0] rd_addr; //ROM读地址 wire [7:0] rd_data; //ROM读出的数据 //***************************************************** //** main code //***************************************************** //DA数据发送 da_wave_send u_da_wave_send( .clk (sys_clk), .rst_n (sys_rst_n), .rd_data (rd_data), .rd_addr (rd_addr), .da_clk (da_clk), .da_data (da_data) ); //ROM存储波形 rom_256x8b u_rom_256x8b( .address (rd_addr), .clock (sys_clk), .q (rd_data) ); //AD数据接收 ad_wave_rec u_ad_wave_rec( .clk (sys_clk), .rst_n (sys_rst_n), .ad_data (ad_data), .ad_otr (ad_otr), .ad_clk (ad_clk) ); endmodule
desafio01-trilha-reactjs:Desafio 01 da Trilha React do Curso Ignite
2021-03-15 12:06:50 16KB
1
ignite-corrigindo-o-codigo-nodejs:Treinamento Ignite da RocketSeat。 Desafio Corrigindo ocódigonodejs
2021-03-13 12:07:35 81KB JavaScript
1
DA-100:Analyzing Data with Microsoft Power BI 最新84题PDF
2021-03-12 18:08:32 2.37MB DA-100 考试 题库 PowerBI
单片机c语音程序
2021-03-12 16:07:26 18KB keil c语言 单片机
单片机c语音程序keil编程
2021-03-12 16:07:15 18KB 单片机 c语言 keil
Q62DA,Q64DA,Q68DAI,Q68DAV用户手册 Q64AD,Q68ADV,Q68ADI用户手册 加程序使用例子 Q64AD输入模块程序 Q68ADI 输入模块程序例子PLC Q68ADV 输入模块程序例子PLC QD62DAN程序例子PLC QD64DAN程序 程序例子PLC QD68DAI程序 程序例子PLC QD68DAV程序 程序例子PLC
2021-03-11 17:00:27 9.91MB 模拟量模块
dd-opcda.ex
2021-03-10 18:04:32 7.45MB da
1