该代码是FPGA Verilog硬件语言代码,可实现DDR3的读写操作,采用xilinx的ISE程序编程,在Xilinx K7325t芯片下完美运行。
2021-04-29 19:45:44 45MB DDR FPGA Verilog
1
光纤陀螺仪是一种用来测量角速度的传感器。为了检测调制解调电路是否符合设计要求,并提高陀螺的实际应用精度,本文设计了一种基于FPGA的光纤陀螺仪模拟表头及其测试系统,能有效地检测调制解调电路的性能。
2021-04-29 19:08:01 87KB 光纤陀螺 模拟表头 FPGA verilog
1
基于FPGA的电容表设计,Verilog语言,顶层模块为原理图形式
2021-04-29 01:41:02 780KB fpga Verilog
1
开发平台为睿智FPGA开发板,芯片型号是EP2C8Q208C8N,Verilog语言编写,模块化,顶层模块为原理图形式,测量频率范围0-40M,稳定性高,精度到达千分之一,注意输入信号电压需要低于3.3V,测量方波信号比较精确,其他波形需要迟滞比较器
2021-04-29 01:40:55 1.98MB fpga Verilog
基于FPGA的串口的实现,verilog编写,可以在任意支持该编程语言的软件下使用,RS232和RS422均可实现,程序可修改性高,非常建议下载使用
2021-04-28 18:06:29 4.76MB uart fpga verilog ISE
1
adc0809+verilog驱动程序,带modelsim仿真文件,可实现自动仿真。亲测可用!系统时钟50MHZ,修改参数可进行分频。
2021-04-28 11:21:16 22.21MB FPGA verilog adc0809 modelsim
1
这个是课设的项目。硬件是DE2-115。所用的语言是Verilog。已经用modelsim仿真通过了,里面每个小功能提供有testbench文件。。。编译下载到开发板也成功了 。代码思路清晰,每个模块都调用都写的清楚。。。有问题可以留言,空的话会协助解决。请不要用于商业。
2021-04-27 17:35:28 7.13MB DE2-115 FPGA Verilog
1
FPGA Verilog SPI master 模块
2021-04-26 14:02:22 6KB FPGA Verilog SPI master
1
本代码使用vivado2018.3开发,在artix-7系列的FPGA平台上实现了波特率为9600的串口自发自收,已下载到开发板上验证,真实可用。保留了接口,方便接入其他模块调试。
2021-04-26 09:46:16 6.71MB FPGA Verilog vivado 串口
1
DAC81416的Verilog配置代码,包含spi接口,为本人写的FPGA教学类系列文章配套使用,代码中有简单注释,具体可参考本人写的SPI接口的第三篇。
2021-04-26 08:33:14 8KB spi DAC fpga verilog
1