Cache模拟器,完成了以下功能: a. 能够设置 Cache 总的大小 b. 能够设置 Cache 块的大小 c. 能够设置Cache 的映射机制:直接映射、n-路组相联 d. 能够设置Cache 的替换策略:LRU、FIFO … e. 能够设置 Cache 的写策略:写回法、写直达法 f. 能够设置将 Cache 分为数据 Cache 和 指令 Cache g. 能够设置预取策略 h. 能够设置写不命中的调块策略
2020-01-03 11:28:10 845KB 体系结构 Cache模拟器
1
Cache--主存、虚拟存储器模拟) 存贮层次模拟器 常用的几种存储地址映象与变换方法,以及FIFO、LRU等替换算法的工作全过程模拟
1
java 缓存 cache lru 实例 java 缓存 cache lru 实例 java 缓存 cache lru 实例 java 缓存 cache lru 实例 java 缓存 cache lru 实例 java 缓存 cache lru 实例 java 缓存 cache lru 实例
2019-12-21 22:21:00 3.97MB java 缓存 cache lru
1
支持LRU,FIFO和RANDOM三种方式的缓存替换策略
2019-12-21 22:19:32 5KB cache
1
该工程包含数据缓存D_Cache和指令缓存I_Cache的Verilog代码和仿真文件,Cache的详细技术参数包含在.v文件的注释中。 直接相连16KB D_Cache Cache写策略: 写回法+写分配 (二路)组相连16KB I_Cache Cache替换策略: LRU I_Cache的工作就是在cpu需要指令时将指令从主存中搬进I_Cache,再传给CPU,而D_Cache在解决数据读外,还要注意数据写入的问题。本工程可以与arm.v 中的arm 核协同工作,主存使用dram_ctrl_sim。
2019-12-21 22:17:09 6KB I_Cache D_Cache Cache Verilog
1
该工程包含数据缓存D_Cache和指令缓存I_Cache的Verilog代码和仿真文件,附带可运行的ISE工程文件,Cache的详细技术参数包含在.v文件的注释中。 直接相连16KB D_Cache Cache写策略: 写回法+写分配 (二路)组相连16KB I_Cache Cache替换策略: LRU I_Cache的工作就是在cpu需要指令时将指令从主存中搬进I_Cache,再传给CPU,而D_Cache在解决数据读外,还要注意数据写入的问题。本工程可以与arm.v 中的arm 核协同工作,主存使用dram_ctrl_sim。
2019-12-21 22:17:09 2.6MB I_Cache D_Cache Cache Verilog
1
北交计算机体系结构Cache实验报告
2019-12-21 22:15:39 120KB Cache 体系结构
1
Cache映像策略和数据访问流性能分析
2019-12-21 22:15:39 539KB Cache映像
1
java开发的cache模拟器,带有界面,能够设置 Cache、 Cache 块的大小,能够设置Cache 的映射机制:直接映射、n-路组相联,能够设置 Cache 的替换策略:LRU、FIFO,能够设置 Cache 的写策略:写回法、写直达法
2019-12-21 22:08:05 29KB cache java 缓存技术
1
操蛋的Cache数据库的ODBC驱动。2015版的,性能比2010的好很多。
2019-12-21 22:06:35 2.7MB cache 2010 ODBC Win64位
1