本课程设计的总体目标是利用FPGA以及相关外围器件,设计五段流水CPU,要求所设计的流水CPU系统能支持自动和单步运行方式,能正确地执行存放在主存中的程序的功能,对主要的数据流和控制流通过LED、数码管等适时的进行显示,方便监控和调试。尽可能利用EDA软件或仿真软件对模型机系统中各部件进行仿真分析和功能验证。
1
清华大学电子系微机原理课程设计题目。4人合作完成。 包含CPU的VHDL、Verilog源代码、仿真文件、波形结果、系统框图、实验报告、以及一个简易汇编器的源代码和可执行文件。 Quartus仿真实现了32位RISC微处理器,支持数据处理(包括乘除法),数据传送,子程序调用,中断及跳转。时序仿真主频可达70MHz。 采用Tomasulo算法处理指令流水中的数据相关,并提出了一种对Tomasulo就够的改进。设计了Cache结构提高访存效率。
2020-01-08 03:00:52 3.42MB Cache
1
XilinxSpartan-3E上实现31条MIPS指令流水线CPU代码用VerilogHDL编写,含UCF文件和原理说明图,如有错误请联系邮箱zjuwh@sina.cn指正,谢谢。
2020-01-04 03:15:33 139KB 流水线CPU
1
某饮料包装流水线,一个包装箱能装12瓶饮料,要求每通过12瓶流水线暂停5秒,等待封箱打包完毕,然后重新启动流水线继续装箱。设计饮料包装流水线的控制电路,要求具有产量统计功能(数量及每箱生产时的时间-年月日小时分),发光二极管显示流水线的状态(运行、故障、打包)。
2020-01-03 11:42:13 62KB 微机原理
1
带冒险的5级MIPS流水线设计报告,24页十分详细,与资源Vivado下用Verilog编写的带冒险的5级MIPS流水线配合使用
2020-01-03 11:35:12 2.82MB Verilog MIPS流水线
1
里面有多周期和流水线CPU的VERILOG代码实现,适合学习计算机原理课程设计
2020-01-03 11:34:45 203KB CPU设计
1
mips 五级流水线 带转发 带汇编代码 带二进制文件 带使用说明
2020-01-03 11:33:02 1004KB Verilog cpu 五级流水线
1
FPGA流水线个人总结,绝对有用,广大FPGA开发工作者收藏佳品.
2020-01-03 11:30:49 1.05MB FPGA、流水线
1
做的PLC的课程设计,压缩包里包含了用到的所有资料,希望有用
2020-01-03 11:28:46 3.76MB PLC 电镀流水线 程序 方案设计
1
华科组原课设,在logisim平台实现单周期CPU,5段流水线,理想流水线,插气泡和数据重定向处理各种冲突,包含老师给的各种测试案例和运行结果,以及各种故障处理。包括任务书和mips指令集
2020-01-03 11:24:32 1.22MB logisim 单周期CPU
1