北京工业大学计算机组成原理课程设计project3,99分, 代码执行遇到问题请私聊,完美售后, 代码执行遇到问题请私聊,完美售后 一份价格一份货,这是2021年的课设作业,去年熬夜干出来的,就当一点辛苦奶茶钱吧 Project3 VerilogHDL完成MIPS微系统开发(支持设备与中断) 一、设计说明 1.MIPS 微系统应包括:MIPS处理器、系统桥和 1 个定时器,32位输入设备、32 位输出设备。 2.MIPS处理器应实现MIPS-Lite3指令集。 a)MIPS-Lite3={MIPS-Lite2,ERET、MFC0、MTC0 }。 b)MIPS-Lite2={addu,subu,ori,lw,sw,beq,lui,addi,addiu,slt, j,jal,jr,lb,sb }。 c)addi应支持溢出,溢出标志写入寄存器$30中第0位。 3.MIPS处理器为多周期设计。 4.MIPS 微系统支持定时器硬件中断。 二、系统桥与设备 5.为了支持设备,MIPS 微系统需要配置系统桥。 a)需要支持 3 个设备,即定时器、32位输入设备、32 位输出设备。
Android 北京地铁导航源码.zip
2022-06-14 21:04:28 1.32MB 源码
Android 北京公交线路查询(离线).zip
2022-06-14 21:04:28 686KB 源码
16年北京航空航天大学姿态测量与确定试题(带答案).pdf
2022-06-14 09:04:15 3.92MB 航空大学 姿态测量与确定
北京工业大学计算机组成原理课程设计合集 P1,P2,P3,P4实验代码、测试程序 2021年的课程设计99分 99分!!!!!!!!!!!!!!!!!!!!! 一份价钱一分货 Project2 VerilogHDL 完成多周期处理器开发 一、设计说明 1.处理器应实现MIPS-Lite2指令集。 a)MIPS-Lite2={MIPS-Lite1,lb,sb}。 b)MIPS-Lite1={addu,subu,ori,lw,sw,beq,j,lui,addi,addiu,slt,jal,jr }。 c)addi应支持溢出,溢出标志写入寄存器$30中第0位。 2.处理器为多周期设计。 二、设计要求 3.多周期处理器由 datapath(数据通路)和 controller(控制器)组成。 a)数据通路应至少包括如下module:PC(程序计数器)、NPC(NextPC 计算单元)、GPR ( ……………… Project3 VerilogHDL完成MIPS微系统开发(支持设备与中断) 一、设计说明 1.MIPS 微系统应包括:MIPS处理器、系统桥和 1 个定时器,32位输入设备、32
只为学习
2022-06-13 13:03:43 1.71MB 租房数据集
1
北京科技大学计组课设项目集合 内含cpu cpu132_gettrace soc_axi_func soc_sram_func soft 全套资源完整实现
1
北京邮电大学信息系统设计课程鸿蒙APP开发——数字华容道小游戏(工程文件+报告) 工程文件+报告 工程文件+报告 工程文件+报告 可直接运行工程文件,含报告代码分析。
2022-06-12 09:07:53 1.5MB 北京邮电大学 harmonyOS 鸿蒙
2018春大学物理E上期末试题
2022-06-11 13:53:24 326KB 大物
1
2021年北工大机组课设project3 Project3 VerilogHDL完成MIPS微系统开发(支持设备与中断) 一、设计说明 1.MIPS 微系统应包括:MIPS处理器、系统桥和 1 个定时器,32位输入设备、32 位输出设备。 2.MIPS处理器应实现MIPS-Lite3指令集。 a)MIPS-Lite3={MIPS-Lite2,ERET、MFC0、MTC0 }。 b)MIPS-Lite2={addu,subu,ori,lw,sw,beq,lui,addi,addiu,slt, j,jal,jr,lb,sb }。 c)addi应支持溢出,溢出标志写入寄存器$30中第0位。 3.MIPS处理器为多周期设计。 4.MIPS 微系统支持定时器硬件中断。 二、系统桥与设备 5.为了支持设备,MIPS 微系统需要配置系统桥。 a)需要支持 3 个设备,即定时器、32位输入设备、32 位输出设备。 b)定时器的设计规范请参看《定时器设计规范.docx》。 三、中断机制 6. 为了支持异常和中断,处理器必须实现 0 号协处理器(CP0)。为此,必须实现的CP0寄存器包括:SR、CAUSE