verilog实现的fpu,可用dc综合成门级网表,用astro 布局布线,有pipeline的实现
2019-12-24 03:04:27 128KB verilog fpu dc astro
1
该代码是简易的自动售货机,具有出货和找零功能,使用quartusⅡ运行。保证运行成功。还包 含一份实验报告!
2019-12-22 20:05:53 401KB eda verilog语言
1
FFT算法在FPGA上的verilog实现 详解 Implementation of Fast Fourier Transform (FFT) on FPGA using Verilog HDL
2019-12-21 22:19:16 727KB FFT verilog
1
呼吸灯的Verilog实现,基于Vivado平台,同时也可以用Modelsim进行联合仿真同时也可以在source文件夹下查看源码,在别的平台上实现呼吸灯。
2019-12-21 22:16:15 541KB 呼吸灯
1
使用verilog实现了FIFO的基本功能,通过仿真测试
2019-12-21 22:15:38 3.96MB FIFO verilog
1
实现的简单的Verilog进行十进制加减乘除,适合初学者。
2019-12-21 22:13:45 1.15MB Verilog
1
伪随机序列的产生c语言和verilog实现,原理和特性里面都有所介绍,可以直接方便的参考,代码本人撰写完成;没任何问题!
2019-12-21 22:12:57 818KB 伪随机序列 m序列 verilog
1
verilog 实现串口通信 含fifo,很好用! 将你要发送的数据直接根fifo接口就可以了, 串口通信变的想读写存储器那么简单!
2019-12-21 22:09:25 8KB verilog 串口通信 fpga
1
设计PCM30基群帧同步电路 电路功能说明: 1.输入码流DATA,速率为2.04Mb/S;每帧256bit,其中前8bit为帧同步码;偶数帧的帧同步码为10011011,奇数帧的帧同步码为110XXXXX(X为任意值)。 2.系统初始状态为失步态,失步信号FLOSS输出低电平,电路在输入码流里逐比特搜寻同步码,当搜寻到第一个偶帧同步码后,电路转为逐帧搜寻,当连续三帧均正确地搜寻到同步码后,系统状态转为同步态,失步信号输出高电平;否则电路重新进入逐比特搜寻状态。 3.系统处于同步态后,当连续四帧检出的同步码均错误,则系统转为失步态
2019-12-21 22:08:50 1KB Verilog PCM30
1
该代码实现了基于Cordic算法的双曲函数计算,程序用硬件描述语言Verilog实现。并与ISE自带的Cordic算法IP核作了计算比较,可用ISE自带Isim软件仿真。
2019-12-21 22:05:42 2.4MB 双曲函数
1