全数字锁相扣英文著作。All-Digital.Frequency.Synthesizer.in.Deep-Submicron.CMOS。英文原版
2021-09-27 09:40:04 8.24MB 全数字锁相扣
1
由于现代永磁同步电机控制原理(袁雷编)中缺少锁相环无感模型,特此供大家参考
PLL 或单位矢量发生器用于准确地找出电网电压和角度,以便可以轻松完成电网同步。 它们还用于 Park 控制器实现的转换。 PLL 也可以在不同的电压和频率条件下给出准确的结果。
2021-09-26 14:52:30 57KB matlab
1
有关PLL介绍,以及使用ADS仿真过程与结论等,适合新手
2021-09-25 22:49:06 613KB ADS仿真 PLL锁相环
1
摘要:介绍了锁相鉴频电路的工作原理和模拟锁相环芯片NE564的结构与特点,并用该芯片设计了一款41.4MHz的FM解调电路,具有较强的实用性。   0 引言   调频波(FM)解调称为频率检波,简称鉴频。实现调频波解调的方法有很多,常见的方法有:a.斜率鉴频、相位鉴频、比例鉴频,这些鉴频器电路需要大量的电阻电容等元件,电路形式比较复杂不易于集成;b.移相乘积鉴频、脉冲均值鉴频,这些鉴频器易于集成,但移相乘积鉴频器内部噪声较大,脉冲均值鉴频器线性好、频带宽,但中心频率范围较低;c.锁相环鉴频,它是利用现代锁相技术来实现鉴频的方法,具有工作稳定、失真小、信噪比高等优点,所以被广泛应用在通信电路
1
一个典型的锁相环(PLL)系统,是由鉴相器(PD),压控荡器(VCO)和低通滤波器(LPF)三个基本电路组成,如图1, 从表1可知,如果输入端A和B分别送 2π 入占空比为50%的信号波形,则当两者 存在相位差θ时,输出端F的波形的 占空比与θ有关,见图3。将F输出波 形通过积分器平滑,则积分器输出波形 的平均值,它同样与θ有关,这样,我 们就可以利用异或门来进行相位到电压 θ 的转换,构成相位检出电路。于是经积 图3 分器积分后的平均值(直流分量)为: U U = Vdd * θ/  (1)
2021-09-20 16:02:24 281KB PLL锁相环原理
1
基于DQ变换的新型锁相技术,对采用DQ变换格式的锁相技术进行了详细的说明
2021-09-16 14:21:22 270KB dq变换、锁相环,逆变技术
1
行业分类-电信-转接器的锁相环路信号发生装置.rar
结构体数据格式编写的数字锁相放大器源码,代码注释清除,理解数字锁相放大器。可以独立运行,不依赖硬件。
2021-09-11 16:17:21 30KB 结构体 数字 锁相放大器
1
EP4CE22F17C8 CYCLONE4E FPGA PLL锁相环时钟分频+LED闪灯实验Verilog源码Quartus13.1工程文件 //LED闪烁逻辑产生模块 module led_controller( clk,rst_n, led ); //时钟和复位接口 input clk; //25MHz输入时钟 input rst_n; //低电平系统复位信号输入 //LED指示灯接口 output led; //用于测试的LED指示灯 //////////////////////////////////////////////////// //计数产生LED闪烁频率 reg[23:0] cnt; always @(posedge clk or negedge rst_n) if(!rst_n) cnt <= 24'd0; else cnt <= cnt+1'b1; assign led = cnt[23];