IMX6Q imx6D NXP官方开发板SABRESDB Cadence arregro设计硬件原理图PCB(8层)+BOM文件
IMX6Q imx6D NXP官方开发板SABRESDP Cadence arregro设计硬件原理图PCB(8层)+BOM文件
STM32F103C8T7+IR2301S无刷电机控制板ALTIUM硬件原理图PCB+BOM+ad集成封装库,2层板设计,大小为25x35mm,Altium Designer 设计的工程文件,包括完整的原理图及PCB文件,可以用Altium(AD)软件打开或修改,可作为你产品设计的参考。集成封器件型号列表:Library Component Count : 27 Name Description ---------------------------------------------------------------------------------------------------- 1N4148WT SURFACE MOUNT FAST SWITCHING DIODE C0603-100nF/50V X7R C0603-10uF/10V X5R,20% C0603-1uF/10V X5R,20% C0805-1uF/25V X5R,20% CSTCE8M00G55-R0 DPHS1.27SF4S-10P 1.27 间距表贴双排针, 40芯, PCB板高度为4.3mm IR2301S IRLR7843PbF LED-G0603 LED发光二极管, 绿色, 0603封装 LM2937IMP-3.3 LMV321IDCK MarkPad mark, 标记芯片和板边位置 R0603-100K 100K,1% R0603-100R 100R,1% R0603-10K 10K,1% R0603-15K 15K,1% R0603-2.2K 2.2K,1% R0603-22R 22R,1% R0603-240R 240R,1% R0603-4.7K 4.7K,1% R0603-49.9K 4.99k,1% R0805-56.2R 56.2R,1% R2010-0.22R1% Vishay WSL功率型电阻 SN65HVD234D 3.3-V CAN TRANSCEIVERS STM32F103C8T7 TPS50mil Test Point, 12x25mil, Not Populated
EP2C8Q208_RTL8208B_BCM5421S千兆网protel99设计硬件原理图+PCB文件+FPGA Verilog源码,硬件4层板设计,大小为200x150mm,Protel 99se 设计的DDB后缀项目工程文件,包括完整无误的原理图和PCB印制板图,已经在项目中使用,可用Protel或 Altium Designer(AD)软件打开或修改,可作为你产品设计的参考。 核心器件如下:Library Component Count : 53 Name Description ---------------------------------------------------------------------------------------------------- 1K10P144 1K10P144 74ALVC164245DL 1K10P144 LM2831 1K10P144 SII1178 TX 1K10P144 4 HEADER HEADER 4 5208 8 HEADER HEADER 8 AT24C01A/02 AT45DB041B-S U? BCM5421S GBIT-CHIP CAP CAP-VD CON2 CON4 Connector CON6 Connector CON64 Connector DIODE Diode DIODE SCHOTTKY Schottky Diode DIODE SCHOTTKY2 Schottky Diode DS18B20 Q? ELECTRO1 ELECTROS-VD EP2C8Q208 EPCS4 FPGA_P_AS HEADER 2 HEADER 5X2 HEADER 6 HEADER 7X2 HEADER 8X2 HY57V653220 INDUCTOR1 INDUCTORIRON-VD JTAG LED LED-VD LT1086MC MAGNETIC MAGNETIC40 NPN NPN Transistor RES2 RES3-VD RES4 RES4-VD RESPACK4B-VD RTL8208B 配套的cyclone2 FPGA Verilog源码文件(非工程文件)如下: alt_pll.v clk_div_80_125.v clk_test.v data_test.v init_bcm5421.v init_set.v Led_Ctrl_SV1.v mii_man_cnt.v pll_mega.bsf pll_mega.v query_link_state.v rtl8208b_smii_r.v rtl8208b_smii_t.v rx_t_2.v sdram_addr_test.v sdram_data_test.v sdram_init.v sdram_test_top.v tx_t_1.v
EP2C8Q208_RTL8201CL_(Dual link DVI) Hub主控板Protel99S设计硬件原理图PCB+BOM+FPGA Verilog源码+设计文档说明, 硬件4层板设计,大小为204x113mm,Protel 99se 设计的DDB后缀项目工程文件,包括完整无误的原理图和PCB印制板图,已经在项目中使用,可用Protel或 Altium Designer(AD)软件打开或修改,可作为你产品设计的参考。 核心器件如下: DS18B20 Q? DVI_PLUG ELECTRO1 ELECTROS-VD EP2C8Q208 EPCS4 FPGA_P_AS H1102 HEADER 6 INDUCTOR JTAG LED LT1086MC PACDN006 PNP PNP Transistor RES2 RES3-VD RES4 S25FL SII163B SWPB-VD TFP410 TFP410 XTAL4-VD ZENER2 配套的cyclone2 FPGA Verilog源码文件(非工程文件)如下: clk_lvds.v clk_test.v crmu_03.v dvi_hub_03.v dvi_out_02.v Led_Ctrl_SV1.v pll.v 2.总体设计概述 本板作为DVI Hub控制板,主要功能是接收计算机输入的DVI数据,分三向下行输出 根据上述功能, Dual link DVI Hub电路板可以分为以下几个部分: 1.FPGA部分。主要包括一块FPGA(EP2C8QF256)和一个EPCS4、一个有源晶振20MHhz 2.DVI receiver 部分。主要包括2片panellink receiver(SII163B)including master and slave 3.DVI send 部分. 主要包括3片 (TFP410A) 4.存储器部分:一个flash存储器(S25FL040A)和一个IIC(AT24C18) 5.DVI 传输端口部分。包括4个DVI端子, 6.工控部分:1个温度传感器DS18B20 7.电源部分 : FPGA的bank1和4、百兆芯片和DVI receiver、DVI send用3.3V电压由一片LDO供电(加一开关电源芯片AOZ1010AI以备选)。 FPGA的bank2和3用1.5V电压由一片 LDO供电。 FPGA的核电压用1.25V电压由一片 LDO供电 8.百兆接口部分:主要包括1个百兆芯片(RTL8201CL)、1个RJ45端子和1个百兆线圈H1102。时钟由FPGA提供
FPGA EP2C8Q208_FT245BM_TFP401A_BCM5421S PDF硬件原理图PCB+AD集成封装库文件,ALTIUM工程转的PDF原理图PCB文件+AD集成封装库,已在项目中验证,可以做为你的设计参考。集成封装库器件列表: Library Component Count : 52 Name Description ---------------------------------------------------------------------------------------------------- 0006 24LC21LA/SN 4 HEADER HEADER 4 5208 8 HEADER HEADER 8 93C46 AOZ1010AI AT24C01A/02 AT45DB041B-S U? BCM5421S GBIT-CHIP CAP Capacitor CAP-VD CON2 CON3 Connector CON4 Connector CON6 Connector DIANGAN DIODE SCHOTTKY2 Schottky Diode DIP_XTAL DS18B20 Q? DVI_PLUG ELECTRO1 ELECTROS-VD EP2C8Q208 EPCS4 FPGA_P_AS FT245BM HEADER 2 HEADER 8X2 HY57V653220 INDUCTOR1 INDUCTOR2 JTAG LED LED-VD MAGNETIC NPN NPN Transistor RES1 RES2 RES3-VD RES4 RES4-VD RESPACK4B-VD SLDS119A SW-PB SWPB-VD USB_B XTAL2-VD XTAL4-VD ZENER2
FPGA EP2C8Q208_FT245BM_TFP401A_BCM5421S protel设计硬件硬件原理图+PCB+FPGA设计源码,硬件4层板设计,大小为114x128mm,Protel 99se 设计的DDB后缀项目工程文件,包括完整无误的原理图和PCB印制板图,已经在项目中使用,可用Protel或 Altium Designer(AD)软件打开或修改,可作为你产品设计的参考。 核心器件如下: Library Component Count : 52 Name Description ---------------------------------------------------------------------------------------------------- 0006 24LC21LA/SN 4 HEADER HEADER 4 5208 8 HEADER HEADER 8 93C46 AOZ1010AI AT24C01A/02 AT45DB041B-S U? BCM5421S GBIT-CHIP CAP Capacitor CAP-VD CON2 CON3 Connector CON4 Connector CON6 Connector DIANGAN DIODE SCHOTTKY2 Schottky Diode DIP_XTAL DS18B20 Q? DVI_PLUG ELECTRO1 ELECTROS-VD EP2C8Q208 EPCS4 FPGA_P_AS FT245BM HEADER 2 HEADER 8X2 HY57V653220 INDUCTOR1 INDUCTOR2 JTAG LED LED-VD MAGNETIC NPN NPN Transistor RES1 RES2 RES3-VD RES4 RES4-VD RESPACK4B-VD SLDS119A SW-PB SWPB-VD USB_B XTAL2-VD XTAL4-VD 配套的cyclone2 FPGA Verilog源码文件(非工程文件)如下: alt_pll.bsf alt_pll.v alt_ram_1024_24.v alt_ram_512_8.bsf alt_ram_512_8.v clk_test.v data_test.v deal_int.v dvi_ram.bsf dvi_ram.v dvi_receive.v dvi_receive.v.bak dvi_test.v init_bcm5421.v init_set.v Led_Ctrl_SV1.v mii_man_cnt.v query_link_state.v rec_pro_test.v report_face_t.v rx_t_2.v sdram_addr_test.v sdram_data_test.v sdram_init.v sdram_test_top.v temp.bsf temp.v tx_t_1.v usb_ctl.v usb_interface.v usb_phy_rx.v usb_phy_tx.v vd3033_t.v
iMX6 CORTEX-A9双核四核TinyRex 外设开发底板ALTIUM设计硬件原理图PCB+AD集成封装库,6层板设计,大小为80x90mm,Altium Designer 设计的工程文件,包括完整的原理图及PCB文件,可以用Altium(AD)软件打开或修改,已制样板测试验证,可作为你产品设计的参考。集成封器件型号列表:Library Component Count : 106 Name Description ---------------------------------------------------------------------------------------------------- 0022112022 CONN HEADER 2POS .100 VERT GOLD 0467651001 CONN RCPT HDMI MICRO TYPE-D R/A 0471554001 CONN SATA HDR 7POS PCB VERT 0475890001 CONN RCPT MICRO USB AB R/A SMD 1-84952-5 CONN FPC BOTTOM 15POS 1.00MM R/A 2-406549-1 CONN MOD JACK 8POS R/A G-Y PCB 2N7002BKS,115 MOSFET 2N-CH 60V 0.3A 6TSSOP 2N7002BKW,115 MOSFET N-CH 60V 310MA SOT323 3D_iMX6_TINYREX_MODULE_V1I13D Model 47151-0001_v1.1 CONN RCPT 19POS HDMI RT ANG SMD 5787617-1_v1.1 CONN RCPT R/A 4OVER4POS GOLD PCB 68001-202HLF BERGSTIK II .100" SR STRAIGHT 68001-206HLF CONN HEADER 6POS .100 STR 15AU 693071010811 CONN MICRO SD 8 POS SMD ABM3B-28.63636MHZ-10-1-U-TCRYSTAL 28.63636MHZ 10PF SMD ACM2012-900-2P-T002 CHOKE COMM MODE 90 OHM .4A SMD ADV7610BBCZ-P IC RCVR HDMI 165MHZ LP 76-CSBGA BAT54HT1G DIODE SCHOTTKY 30V 0.2A SOD323 BGX50AE6327 DIODE SWITCHING 50V SOT-143 BLM15AX601SN1D FERRITE CHIP 600 OHM 0402 420mA BLM18SG221TN1D FERRITE CHIP 220 OHM 2500MA 0603 C1005C0G1H150J CAP CER 15PF 50V 5% NP0 0402 C1005X5R1A225K CAP CER 2.2UF 10V 10% X5R 0402 C1005X5R1A475M CAP CER 4.7UF 10V 20% X5R 0402 C1005X5R1C105K CAP CER 1.0UF 16V X5R 0402 C1005X5R1H104K CAP CER .10UF 50V X5R 10% 0402 C1005X7R1H221K CAP CER 220PF 50V X7R 10% 0402 C1206X102KGRACTU CAP CER 1000PF 2000V X7R 1206 FT C1608X5R0J106M CAP CER 10UF 6.3V X5R 20% 0603 C1608X5R0J226M080AC CAP CER 22UF 6.3V 20% X5R 0603 C2012X5R1C106M CAP CER 10UF 16V 20% X5R 0805 C2012X5R1C226K CAP CER 22UF 16V 10% X5R 0805 CM2020-00TR IC HDMI TX PORT P/I 38-TSSOP CRCW040210K5F
EP2C5T144C8+RTL8201CL双网口FPGA主控板ALTIUM设计硬件原理图PCB+FPGA Verilog源码,硬件4层板设计,大小为180x90mm,包括完整无误的原理图和PCB印制板图,已经在项目中使用,可用Altium Designer(AD)软件打开或修改,可作为你产品设计的参考。 核心器件如下: Library Component Count : 40 Name Description ---------------------------------------------------------------------------------------------------- 1K10P144 1K10P144 74ALVC164245DL 1K10P144 LM2831 1K10P144 RTL8201CL 1K10P144 SII1178 TX 1K10P144 4 HEADER HEADER 4 AOZ1010AI AT24C01A/02 AT45DB041B-S U? CAP Capacitor CON2 CON4 Connector CON6 Connector DIODE Diode DS18B20 Q? DS26C31 DS90C032 DSO751S ELECTRO1 EP2C5 EP2C5Q144C8 EPCS4 H1102 HEADER 16X2 HEADER 4X2 HEADER 6 HEADER 8X2 INDUCTOR IS61LV2568L-8T JTAG LED LT1086MC MAGNETIC40 RES2 RES4 RJ45 SCD_PROGRAMMER SW-SPST ZENER2 配套的cyclone FPGA Verilog源码文件(非工程文件)如下: clk_test.v IO_test.v Led_Ctrl_SV1.v pll_mega.v RTL8201_test.v sram_test.v sys_test.v
EP1C6Q240+BCM5421S+FP401千兆DVI显示控制PCI卡Pprotel99SE设计硬件原理图+PCB+FPGA逻辑源码,硬件4层板设计,大小为200x150mm,Protel 99se 设计的DDB后缀项目工程文件,包括完整无误的原理图和PCB印制板图,已经在项目中使用,可用Protel或 Altium Designer(AD)软件打开或修改,可作为你产品设计的参考。 核心器件如下: Library Component Count : 46 Name Description ---------------------------------------------------------------------------------------------------- 0006 24LC21LA/SN 4 HEADER HEADER 4 5208 8 HEADER HEADER 8 93C46 AT24C128 AT45DB041B-S U? BCM5421S GBIT-CHIP CAP Capacitor CAP+ CON6 Connector Cap Pol1 Polarized Capacitor (Radial) DIANGAN DIODE Diode DIP_XTAL DSO751S DVI_PLUG ELECTRO1 EP1C6Q240 FT245BM HEADER 2X2 HEADER 4X2 HEADER 9X2 HY57V653220 INDUCTOR2 Inductor Inductor LED LT1086MC MAGNETIC MYEPCS4 MYJTAG R RESISTOR RES RES1 RES2 RES4 SLDS119A SW-PB Switch TFP401 PCI64 USB_B ZENER2 alt_pll.v alt_ram_1024_24.v alt_ram_512_8.v clk_test.v deal_int.v dvi_test.v init_bcm5421.v init_set.v mii_man_cnt.v rec_pro_test.v report_face_t.v sdram_addr_test.v sdram_data_test.v sdram_init.v sdram_test_top.v test_vd0095.v tx_t_1.v usb_ctl.v usb_interface.v usb_phy_rx.v usb_phy_tx.v 配套的cyclone FPGA Verilog源码文件(非工程文件)如下: